低延迟传输

共 80 篇文章
低延迟传输 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 80 篇文章,持续更新中。

小型化数字测频接收机

本文介绍了AD公司的RF/IF相位和幅度测量芯片AD8302,并以此芯片为核心,组合功分器、延迟线和FPGA芯片设计了瞬时测频接收机,改进了传统的设计方案。依照设计制作了测频系统,并对系统整体性能进行了测试,测试结果表明本系统可以准确测量1.4~2.0 GHz范围内的信号,测频精度为10 MHz。<br /> <img alt="" src="http://dl.eeworm.com/ele/im

快响应低漂移微电流放大器的设计

<div> 介绍了基于AD549高精度快响应低漂移微电流放大器的工作原理、电路设计和制造工艺、词试技术,该微电流放大器是核反应堆反应性测量的关键部件之一,其低噪声、快响应与低漂移技术是精确测量反应性重要因数之一。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-120215113115H2.jpg" />

声卡虚拟示波器

功能简介 虚仪声卡万用仪是一个功能强大的基于个人电脑的虚拟仪器。它由声卡实时双踪示波器、声卡实时双踪频谱分析仪和声卡双踪信号发生器组成,这三种仪器可同时使用。本仪器内含一个独特设计的专门适用于声卡信号采集的算法,它能连续监视输入信号,只有当输入信号满足触发条件时,才采集一幀数据,即先触发后采集,因而不会错过任何触发事件。这与同类仪器中常用的先采集一长段数据,然后再在其中寻找触发点的方式,即先采集后

200mV~10V/0-24V电平单输入单输出模拟信号隔离变送器

转速传感器信号隔离变送器,正弦波整形 主要特性: &gt;&gt; 转速传感器信号直接输入,整形调理方波信号 &gt;&gt; 200mV峰值微弱信号的放大与整形 &gt;&gt; 正弦波、锯齿波信号输入,方波信号输出 &gt;&gt; 不改变原波形频率,响应速度快 &gt;&gt; 电源、信号:输入/输出 3000VDC三隔离 &gt;&gt; 供电电源:5V、12V、15V或24V直流单电源供

基于新型CCCII的电流模式积分电路

介绍了广泛应用于各种电流模式电路的第二代电流控制电流传输器原件的跨导线性环特性和端口特性,以及其基本组成共源共栅电流镜,并提出了基于共源共栅电流镜的新型COMS电流传输器。在此基础上,设计了基于电流控制电流传输器的电流模式积分电路,并利用Hspice软件进行输入为正弦波和方波时的输出波形的仿真验证。<br /> <img alt="" src="http://dl.eeworm.com/ele/i

BP5611微小型数字气压计模块

BP5611 是一款采用MEMS 技术将高线性压力传感器与一个低功耗的24 位模数转换电路(ADC)集成于一体的数字气压传感器模块。该产品支持SPI 和I2C 总线传输协议,可与任何微处理器匹配工作。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-120302163356200.jpg" />

基于小波分析的低截获信号检测方法研究

<span id="LbZY">在鱼雷技术发展中,低截获概率技术(LPI)的采用大大提高鱼雷的作战能力,同时也对截获信号提出了更高的要求。本文将基于小波分析的检测方法,具体对有效的低截获特征信号信号进行检测,相比于短时傅里叶变换的基础上,采用Daubechies5小波对信号进行分解变换,证明小波分析方法的有效性及优越性。</span><br /> <br />

电路分析基础-ppt教程

<P>第一章&nbsp; 基 础 知 识<BR>由电阻、电容、电感等集中参数元件组成的电路称为集中电路。<BR>1.1&nbsp; 电路与电路模型<BR>1.2&nbsp; 电路分析的基本变量<BR>1.3&nbsp; 电阻元件和独立电源元件<BR>1.4&nbsp; 基尔霍夫定律<BR>1.5&nbsp; 受&nbsp; 控&nbsp; 源<BR>1.6&nbsp; 两类约束和KCL,KVL方程

PWM型功率放大器长线传输波形整型

为解决PWM功率放大器输出长线传输引发的波形畸变,可能伤及力矩电动机的问题,对实际系统结构进行了理论分析,找出了可能引发波形畸变的原因,并给出了3种解决方法。实际试验结果证实所给方法的有效性。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-130409105043502.jpg" /><br />

CMOS闩锁效应

<P class=MsoNormal style="MARGIN: 0cm 0cm 0pt; tab-stops: 12.0pt">闩锁效应是指CMOS器件所固有的寄生双极晶体管被触发导通,在电源和地之间存在一个低阻通路,大电流,导致电路无法正常工作,甚至烧毁电路<p></p></P>

针对高速应用的电流回授运算放大器

讯号路径设计讲座(9)针对高速应用的电流回授运算放大器<BR>电流回授运算放大器架构已成为各类应用的主要解决方案。该放大器架构具有很多优势,并且几乎可实施于任何需要运算放大器的应用当中。<BR>电流回授放大器没有基本的增益频宽产品的局限,随着讯号振幅的增加,而频宽损耗依然很小就证明了这一点。由于大讯号具有极小的失真,所以在很高的频率情况下这些放大器都具有极佳的线性度。电流回授放大器在很宽的增益范围

定时器芯片555,556,7555,7556之关的联系与区别

555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用 CMOS 工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在 4.5V~16V 工作,7555 可在 3~18V 工作,输出驱动电流约为 200mA,因而其输出可与 TTL、CMOS 或者模拟电路电平兼容。 555 定时器成本低,性能可靠

Arduino学习笔记A10_Arduino数码管骰子实验

<p> 电路连接<br /> 由于数码管品种多样,还有共阴共阳的,下面我们使用一个数码管段码生成器(在文章结尾) 去解决不同数码管的问题:<br /> 本例作者利用手头现有的一位不知品牌的共阳数码管:型号D5611 A/B,在Eagle 找了一个 类似的型号SA56-11,引脚功能一样可以直接代换。所以下面电路图使用SA56-11 做引脚说明。<br /> <img alt="" src=

基于Matlab_Simulink下的TDMA协议在噪声环境中的仿真研究

<span id="LbZY">时分多址(TDMA)接入是一种按时间划分节点传输信息的传输方式 。本文利用Matlab/Simulink对TDMA(时分多址)协议进行了仿真研究,并对噪声环境下TDMA系统的抗干扰能力做出了分析研究。分析结果表明TDMA协议有良好地抗干扰能力。为TDMA在无线宽带接入网的应用提供了理论支持。<br /> <img alt="" src="http://dl.eewo

MT-014 DAC基本架构I:DAC串和温度计(完全解码)DAC

本指南讨论最基本的DAC架构:&ldquo;串&rdquo;DAC和&ldquo;温度计&rdquo;DAC。串DAC的起源与开尔文爵士有 关,他于19世纪中叶发明了开尔文分压器。串DAC在当今颇受欢迎,特别是在典型分辨率 为6到8位的数字电位计等应用中。温度计DAC则相对独立于代码相关的开关毛刺,因而是 低失真分段DAC和流水线式ADC的常用构建模块。

4-20mA转RS485/RS232数据采集芯片

产品概述:   iso 40xx系列产品实现传感器和主机之间的信号采集,用以检测模拟信号或控制远程设备。通过软件的配置,可用于多种传感器类型,包括:模拟信号输入,模拟信号输出,和数字信号输入/输出(i/o)。    iso 40xx系列产品可应用在 rs-232/485总线工业自动化控制系统,温度信号测量、监视和控制,小信号的测量以及工业现场信号隔离及长线传输等等。产品包括电源隔离、信号隔离及线性

LC4256V-10T100I 汽车类双路 FET 输入低失真运算放大器

汽车类双路 FET 输入低失真运算放大器

基于PN结的热电偶补偿电路设计

分析了几种常用的热电偶冷端补偿方法的优缺点,根据1N4148在恒流条件下其管压降与温度的线性关系设计了一种基于PN结的热电偶冷端补偿电路。该补偿方法具有成本低、精度高、通用性强等优点,该电路可以对不同型号的热电偶进行冷端补偿,同时具有断偶检测功能。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12032Q51Q6163.jp

信号放大电路

<P class=MsoNormal style="MARGIN: 0cm 0cm 0pt; LINE-HEIGHT: 18pt; mso-line-height-rule: exactly; tab-stops: 20.0pt"><FONT size=3>2-1 何谓测量放大电路?对其基本要求是什么? <p></p></FONT></P> <P class=MsoNormal style="MA

CMOS工艺多功能数字芯片的输出缓冲电路设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 &mu;m CMOS工艺的输出缓冲电路设计方案。本文完成了系统的