中文设计方案

共 27 篇文章
中文设计方案 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 27 篇文章,持续更新中。

磁性放大器设计

<P>详细介绍了磁性放大器的工作原理和设计方案。</P> <P><IMG src="http://adm.elecfans.com/soft/UploadPic/2010-10/20101041855072481.jpg" border=0></P>

小型化数字测频接收机

本文介绍了AD公司的RF/IF相位和幅度测量芯片AD8302,并以此芯片为核心,组合功分器、延迟线和FPGA芯片设计了瞬时测频接收机,改进了传统的设计方案。依照设计制作了测频系统,并对系统整体性能进行了测试,测试结果表明本系统可以准确测量1.4~2.0 GHz范围内的信号,测频精度为10 MHz。<br /> <img alt="" src="http://dl.eeworm.com/ele/im

基于USB的高清彩色CCD图像采集系统

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">提出一种基于USB的彩色CCD高清图像采集系统设计方案。图像数据的来源采用的是SONY公司的 ICX205AK芯片,结合USB2.0接口,复杂可编程逻辑器件CPLD设计了一个高速的彩色CCD图像采集系统。文中详细阐述了

一种X波段频率合成器的设计方案

<p>   在非相参雷达测试系统中,频率合成技术是其中的关键技术.针对雷达测试系统的要求,介绍了一种用DDS激励PLL的X波段频率合成器的设计方案。文中给出了主要的硬件选择及具体电路设计,通过对该频率合成器的相位噪声和捕获时间的分析,及对样机性能的测试,结果表明该X波段频率合成器带宽为800 MHz、输出相位噪声优于-80 dBc/Hz@10 kHz、频率分辨率达0.1 MHz, 可满足雷达测试

基于MPC92433的高频时钟电路的设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">提出一种高频时钟电路的设计方案。利用一款先进的可编程时钟合成器MPC92433,基于FPGA的控制,实现4对LVDS信号输出。系统经过测试,输出时钟信号

CMOS工艺多功能数字芯片的输出缓冲电路设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">为了提高数字集成电路芯片的驱动能力,采用优化比例因子的等比缓冲器链方法,通过Hspice软件仿真和版图设计测试,提出了一种基于CSMC 2P2M 0.6 &mu;m CMOS工艺的输出缓冲电路设计方案。本文完成了系统的

BP8R3系列频敏变阻器中文资料

BP8R3系列频敏变阻器(以下简称变阻器)适用于电机功率22~2240kW,频率为50Hz的绕线型三相异步电动机不频繁操作条件下的偶尔短时起动。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/177094-12030G60341925.jpg" />