中低压设计

共 567 篇文章
中低压设计 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 567 篇文章,持续更新中。

555电路综合应用

我们知道,555电路在应用和工作方式上一般可归纳为3类。每类工作方式又有很多个不同的电路。 在实际应用中,除了单一品种的电路外,还可组合出很多不同电路,如:多个单稳、多个双稳、单稳和无稳,双稳和无稳的组合等。这样一来,电路变的更加复杂。为了便于我们分析和识别电路,更好的理解555电路,这里我们这里按555电路的结构特点进行分类和归纳,把555电路分为3大类、8种、共18个单元电路。每个电路除画出它

一种基于LBT的分布式图像压缩算法

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">无线多媒体传感器网络(WMSNs)中传感器节点采集的数据量非常大,在传输前需对大数据量的多媒体信息进行压缩处理,但是单节点能源受限,存储、处理能力相对较

常用D/A转换器和A/D转换器介绍

<p>   常用D/A转换器和A/D转换器介绍</p> <p>   下面我们介绍一下其它常用D/A转换器和 A/D 转换器,便于同学们设计时使用。</p> <p>   1. DAC0808</p> <p>   图 1 所示为权电流型 D/A 转换器 DAC0808 的电路结构框图。用 DAC0808 这类器件构 成的 D/A转换器,需要外接运算放大器和产生基准电流用的电阻。DAC0808

FIR数字滤波器原理设计及作用

fir数字滤波器设计 很好的资料

基于数字指纹的数字版权标识技术

<p>   针对互联网领域版权保护面临的挑战,介绍了一种新的版权公共服务新模式:数字版权标识符体系及其总体技术框架,并分析了基于数字指纹的数字版权标识技术,该技术对于数字版权标识符体系中数字版权监测取证功能的实现具有一定的意义。</p> <p style="text-align: center"> <img alt="" src="http://dl.eeworm.com/ele/img/10

verilog hdl 夏宇闻数字逻辑设计

复杂数字逻辑系统的VerilogHDL 设计技术和方法

LDPC码的稳定中断分析

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">对于一个给定的信道和一个特定的ldpc码族,针对由密度进化的不稳定性而造成的稳定中断事件,本文通过研究了BEC和AWGN信道中的稳定中断概率并确切表达了

寄存器和环路滤波器的设计

<div> The MAX2870 ultra-wideband phase-locked loop (PLL) and voltagecontrol oscillator (VCO) can operate in both integer-N and fractional-Nmodes, similar to the Analog Devices ADF4350 wideband synthe

硬件设计中滤波电路与软件滤波算法

硬件设计

步进频率雷达系统的模拟与测试

<div> 任何雷達接收器所接收到的回波(echo)訊號,都會包含目標回波和背景雜波。雷達系統的縱向解析度和橫向解析度必須夠高,才能在充滿背景雜波的環境中偵測到目標。傳統上都會使用短週期脈衝波和寬頻FM 脈衝來達到上述目的。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-130110150432P2.jpg" style="wid

基于AD8362的射频功率计设计

用AD8362制作功率计,用于测量射频功率

基于小波分析的脑电信号处理

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">为去除脑电信号采集过程中存在的噪声信号,提出了基于小波阈值去噪的脑电信号去噪。以小波阈值降噪为基础,首先利用db4小波对脑电信号进行5尺度分解,然后采用软

C波段频率源设计及性能分析

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px;">采用锁相环技术设计了一种稳定、低噪声的C波段频率源。建立了锁相环的相位噪声模型并分析影响相位噪声的因素,进行了锁相环低通滤波器的设计。利用软件对环路的稳定

IBIS模型之第2部分-IBIS模型总质量的确定

<div> 本文是三部曲系列文章的第 2 部分。第 1 部分(请见参考文献 1)讨论了数字输入/输出缓冲器信息规范 (IBIS) 仿真模型的基本要素,以及它们在 SPICE 环境中的产生过程。本文(第 2 部分)将研究 IBIS 模型正确性检测。第 3 部分将刊登在后续《模拟应用期刊》上,其将介绍 IBIS 用户如何对印刷电路板 (PCB)开发阶段出现的信号完整性问题进行研究。<br /> <

MT-016 DAC基本架构III:分段DAC

当我们需要设计一个具有特定性能的DAC时,很可能没有任何一种架构是理想的。这种情况下,可以将两个或更多DAC组合成一个更高分辨率的DAC,以获得所需的性能。这些DAC可以是同一类型,也可以是不同类型,各DAC的分辨率无需相同

基于采用分立元件设计的LC谐振放大器的设计方案

<span id="LbZY">介绍了基于采用分立元件设计的LC谐振放大器的设计方案与实现电路, 可用于通信接收机的前端电路,主要由衰减器、谐振放大器、AGC电路以及电源电路四部分组成。通过合理分配各级增益和多种措施提高抗干扰性,抑制噪声,具有中心频率容易调整、稳定性高的特点。电路经实际电路测试表明具有低功耗、高增益和较好的选择性。<br /> <img alt="" src="http://dl

基于Multisim的弱信号放大电路的设计与仿真

基于Multisim8的弱信号放大电路的设计与仿真

基于AD9834的波形发生器的设计

DDS波形发生器

基于ADuC7061的高精度PLC模拟前端设计

<span id="LbZY">针对于工业PLC模拟信号的采集和输出,本文提出了一种基于ADuC7061的高精度模拟前端设计方案。该系统支持双通道的PLC模拟信号输入并提供一路PLC标准电流输出。该系统在-10~70 范围内达到0.2%的电压测量精度和0.2%的电流输出精度。硬件部分以ADuC7061作为测量和控制核心,配合外围模拟调理电路完成模拟信号的调理、检测和输出,并通过隔离的SPI进行数据

基于锁相放大原理的微弱信号检测电路

<span id="LbZY">针对目前成品锁相放大器价格昂贵且体积大,传统窄带滤波法性能和灵活性差的特点,设计了基于锁相放大器原理的微弱信号检测电路。本电路采用单片机作为激励信号和参考信号的发生器,利用带关断引脚的运放实现相敏检波器,整个电路仅使用了5个运算放大器和一些阻容元件。实验表明,本电路能实现了从信噪比为0.1的被测信号中提取有用信号幅值的功能,测量误差控制在5%以内。由于本电路有实现简