一倍
共 44 篇文章
一倍 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 44 篇文章,持续更新中。
一种用于浮点DSP的流水线结构DMA设计
· 摘要: 本文提出了一种用于32位浮点DSP处理器的改进型DMA结构.采用两级数据流水线结构,外设与内部存储器的数据传输速率比原来提高了一倍.使用verilog HDL语言对其进行编码和仿真,仿真结果表明工作频率达到250MHz以上,满足设计要求.
基于FPGA的无线信道仿真器设计与实现
随着人们对无线通信需求和质量的要求越来越高,无线通信设备的研发也变得越来越复杂,系统测试在整个设备研发过程中所占的比重也越来越大。为了能够尽快缩短研发周期,测试人员需要在实验室模拟出无线信道的各种传播特性,以便对所设计的系统进行调试与测试。无线信道仿真器是进行无线通信系统硬件调试与测试不可或缺的仪器之一。 本文设计的无线信道仿真器是以Clarke信道模型为参考,采用基于Jakes模型的改进算法,使
基于FPGA的网格编码与译码设计的实现
在有限带宽通讯系统中常常会用到网格编码调制(TCM)。网格编码将前项纠错编码与调制有效的结合在一个过程中,提高了编码增益,并且在不改变符号速率与功率谱的情况下能将星座图上的信号点增加一倍(增加了冗余位),因此,它是一种高效的编码方式。 本文给出了一种基于 FPGA 的网格编码(TCM)的编码与译码的实现方法,这种方法不仅有效的提高了译码的速度,而且降低了硬件的复杂度。其中算法的设计是建立在16状态
高速Viterbi译码器的FPGA实现
本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在,本文在加一比一选模块中采用了全并行结构的设计方法,这种方法虽然
基于FPGA的超椭圆曲线密码系统的研究与实现.rar
随着计算机技术和网络通信技术的飞速发展,尤其是电子商务和电子政务的广泛应用,信息安全越来越受到人们的重视。密码学作为信息安全的重要组成部分也成为当前计算机科学领域一个十分活跃的研究课题。超椭圆曲线密码体制 (Hyperelliptic Curve Cryptography,HECC)是比椭圆曲线密码体制(EUiptic Curve Cryptography,ECC)更难攻破的一种密码体制。目前,H
高速Viterbi译码器的FPGA实现.rar
本文提出了一种高速Viterbi译码器的FPGA实现方案。这种Viterbi译码器的设计方案既可以制成高性能的单片差错控制器,也可以集成到大规模ASIC通信芯片中,作为全数字接收的一部分。 本文所设计的Viterbi译码器采用了基四算法,与基二算法相比,其译码速率在理论上约提升一倍。加一比一选单元是Viterbi译码器最主要的瓶颈所在,本文在加一比一选模块中采用了全并行结构的设计方法,这种方法虽然
基于FPGA的网格编码与译码设计的实现.rar
在有限带宽通讯系统中常常会用到网格编码调制(TCM)。网格编码将前项纠错编码与调制有效的结合在一个过程中,提高了编码增益,并且在不改变符号速率与功率谱的情况下能将星座图上的信号点增加一倍(增加了冗余位),因此,它是一种高效的编码方式。 本文给出了一种基于 FPGA 的网格编码(TCM)的编码与译码的实现方法,这种方法不仅有效的提高了译码的速度,而且降低了硬件的复杂度。其中算法的设计是建立在16状态
基于FPGA的无线信道仿真器设计与实现.rar
随着人们对无线通信需求和质量的要求越来越高,无线通信设备的研发也变得越来越复杂,系统测试在整个设备研发过程中所占的比重也越来越大。为了能够尽快缩短研发周期,测试人员需要在实验室模拟出无线信道的各种传播特性,以便对所设计的系统进行调试与测试。无线信道仿真器是进行无线通信系统硬件调试与测试不可或缺的仪器之一。 本文设计的无线信道仿真器是以Clarke信道模型为参考,采用基于Jakes模型的改进算法,使
LDPC编译码技术研究和FPGA设计.rar
低密度奇偶校验码(Low-Density Parity-Check,LDPC)是一种利用非常稀疏矩阵或者二分图定义的线性分组纠错码。LDPC码具有逼近香农限的良好性能,译码复杂度低,具有较低的错误平层。其长码性能甚至优于Turbo码,极有可能被采纳为第四代移动通信系统的纠错编码方案。LDPC码已经成为纠错编码领域的热点研究问题。 @@ 本文主要研究了LDPC码的编译码理论及其FPGA实现技术,主要
H264帧间预测算法研究与FPGA设计.rar
随着数字化技术的飞速发展,数字视频信号的传输技术更是受到人们的关注。相比较其它类型的信息传输如文本和数据,视频通信需要占用更多的带宽资源,因此为了实现在带宽受限的条件下的传输,视频源必须经过大量压缩。尽管现在的网络状况不断地改善,但相对与快速增长的视频业务而言,网络带宽资源仍然是远远不够的。2003年3月,新一代视频压缩标准H.264/AVC的推出,使视频压缩研究进入了一个新的层次。H.264标准
三相交流异步电动机调速控制
<p>异步电动机调速方法主要有:变极调速、变阻调速和变频调速等几种。</p><p>变极调速是通过改变定子绕组的磁极对数以实现调速;变阻调速是通过改变转子电阻以实现调速;变频调速目前使用专用变频器可以实现异步电动机的变频调速控制。</p><p>变极调速控制线路</p><p>变极调速是通过改变定子空间磁极对数的方式改变同步转速,从而达到调速的目的。在恒定频率情况下,电动机的同步转速与磁极对数成反比,磁
基于TMS320C6701的星敏感器电路系统的设计
·摘要: 介绍了TMS320C6701芯片的主要功能特点及内部结构,建立了以DSP为核心的星敏感器信息处理电路系统,并在此系统中成功实现了快速的全天球星图识别.实验结果表明,在不降低星图识别率的条件下,该算法在本系统中的运行速度为0.47s.比基于RISC的星敏感器数据处理单元的速度提高近一倍.
最新芯唐Cortex-M058S库
通过对芯唐Cortex-M051库,其中三个文件M051Series.h,DrvGPIO.h,DrvGPIO.c的修改,增加了对M058S的P5、P6、P7口的定义以及对相应库函数的修改,全面支持M058S新增加的P5、P6、P7口读写操作和外部P5、P6P7口中断。
其他:
定义了一些宏指令,通过对寄存器操作,直接从8位GPIO口输入输出,并且增加了指定引脚的I/O位读入,这样,对I/O口的
三相全控桥式整流和有源逆变电路的设计
<p>1,更近一步了解三相全控桥式整流电路的工作原理,研究全控桥式整流电路分别工作在电阻负载、电阻-电感负载下Ud,ld及Uvt的波形,初步认识整流电路在实际中的应用。<br/></p><p>2,研究三相全控桥式整流逆变电路的工作原理,并且验证全控桥式电路在有源逆变时的工作条件,了解逆变电路的用途。</p><p>=.设计理念与思路</p><p>晶闸管是一种三结四层的可控整流元件,要使晶闸管导通,除
TLC5620 DAC转换实验程序 该实验程序使用TLC5620中A、B、C、D四个通道中的前两个通道分别输出周期相等、幅度均为3.3V的三角波和方波
TLC5620 DAC转换实验程序
该实验程序使用TLC5620中A、B、C、D四个通道中的前两个通道分别输出周期相等、幅度均为3.3V的三角波和方波,5620的输出经过LM358双运方的反相跟随后增强了带负载能力
并且使得输出的信号电压位于-3.3V~0V之间,起到了模拟反相的作用。在程序中,RNG位的置位使得输出幅度增加一倍。
猜忌十字路口东西向和南北向的车流量
猜忌十字路口东西向和南北向的车流量,并送主机;交通灯智能控制,根据车流量实时调整红绿灯持续时间,车流超过上限报警,并将另一方向的红灯时间延长一倍;电子眼,记录违章车辆号码,并送主机数据库记录
三分之一倍频程滤波器组的算法。可以从时域进行滤波得到频谱
三分之一倍频程滤波器组的算法。可以从时域进行滤波得到频谱,需要读入数据。
关于倍频程和三分之一倍频程滤波器设计程序
关于倍频程和三分之一倍频程滤波器设计程序
A计权C计权滤波器函数 还有三分之一倍频程分析以及其他的滤波函数
A计权C计权滤波器函数 还有三分之一倍频程分析以及其他的滤波函数
加速人生软件
在硬件,网络方面加速,<span style="white-space:normal;">加速最少都有一倍以上。</span>