找到约 2,209 条结果
www.eeworm.com

零死角玩转STM32高级篇152页

在8位模式下,该接口可以使数据传输速率达到48MHz,该接口兼容SD存储卡规范2.0版。SDIO存储卡规范2.0版支持两种数据总线模式:1位(默认)和4位。
2022-07-27 17:00:02 下载 7 查看 4,267
www.eeworm.com

非常详细的12864中文资料

低电源电压(VDD:+3.0--+5.5V)(2)、显示分辨率:128×64点 (3)、内置汉字字库,提供8192个16×16点阵汉字(简繁体可选) (4)、内置 128个16×8点阵字符 (5)、2MHZ
2022-09-19 00:20:02 下载 1 查看 4,686
www.eeworm.com

STM8S105xxx中文数据手册

灵活的时钟控制,4个主时钟源

低功率晶体振荡器

外部时钟输入

用户可调整的内部16MHz RC

<
2022-09-19 02:30:01 下载 8 查看 9,664
www.eeworm.com

基于FPGA的FFT处理器的实现

整体设计经过时序仿真和硬件仿真,运行速度达到100MHz以上。
2023-06-13 15:30:29 下载 1 查看 4,300
www.eeworm.com

基于ARM和μCOSⅡ的嵌入式数控系统的设计与开发

目前本系统已经基本实现了预期的目标,运动轴信号输出频率可达到1MHz,最大快速移动速度为60m/min,主要性能指标达到数控系统先进水平。
2023-06-14 02:30:53 下载 5 查看 3,585
www.eeworm.com

UWB中Viterbi译码器的FPGA设计与实现.rar

最后,在Altera公司的Cyclone Ⅱ系列FPGA上验证了Viterbi译码器电路功能,验证结果表明,电路功能正确,系统时钟44MHz,满足了时序要求,比并行方式节约了大约75﹪的硬件资源.
2023-06-26 16:40:03 下载 8 查看 7,771
www.eeworm.com

RFID阅读器天线设计

再次本文针对远距离阅读器天线需要高增益要求,对采用天线阵来设计园读器天线的方式进行研究,并设计了一款四元阵的圆极化贴片天线阵,仿真结果表明,其增益符合理论计算,在13B左右,阻抗带宽70MH,圆极化轴比带宽5MHz
2023-09-08 06:20:01 下载 5 查看 5,666
www.eeworm.com

双输出降压型开关电源的分析与设计.rar

电路在负载电流较大(约>70mA)、电感电流连续时,采用开关频率2MHz的电压型PWM控制工作模式;在负载电流较小(约<70mA)、电感电流不连续时,采用较小的开关频率的峰值电流和电压双重控制的
2023-09-12 01:30:01 下载 3 查看 8,774
www.eeworm.com

一种16位音频SigmaDelta模数转换器的研究与设计.rar

本论文在对Sigma-Delta A/D转换器原理研究的基础上,基于TSMC0.18um工艺,采用1.8V工作电源,128倍的过采样率,6.4MHz的采样频率,设计了一个主要应用于音频信号处理的Sigma-Delta
2023-09-13 20:30:02 下载 2 查看 895
www.eeworm.com

基于FPGA的图像采集与远程传输.rar

选用230MHz数传电台ND250A,其最高传输速率可达19.2Kbps,误码率≤10-7。 VGA显示部分可实现本地视频监控。
2023-09-28 12:40:01 下载 8 查看 5,185
www.eeworm.com

基于FPGA的数字存储示波器的设计.rar

本文针对数字存储示波器的设计进行了深入的研究,旨在研制出100MHz带宽的数字存储示波器。 从各个方面考虑,选用了DSP、FPGA和单片机的方案来设计整个系统。整个系统采用单通道的方式。
2023-09-28 17:30:01 下载 7 查看 4,000
www.eeworm.com

基于FPGA的低码率活动图像帧间预测方案设计.rar

经验证该方案在保证图像质量前提下达到了恒定低码率传输动态视频图像目标,在54MHz的系统时钟下可以实现对CIF(25帧/秒)格式图像实时的处理。
2023-10-06 21:00:01 下载 4 查看 4,376
www.eeworm.com

基于FPGA的多路脉冲时序控制电路设计与实现.rar

该电路工作频率200MHz,输出脉冲最小宽度可达到10ns,最大宽度可达到us甚至ms量级。可以同时提供l路同步脉冲和7路脉冲,并且7路脉冲相对于同步脉冲的延迟时间可调,调节步长为5ns。
2023-10-12 22:20:01 下载 7 查看 4,820
www.eeworm.com

UWB中Viterbi译码器的FPGA设计与实现

最后,在Altera公司的Cyclone Ⅱ系列FPGA上验证了Viterbi译码器电路功能,验证结果表明,电路功能正确,系统时钟44MHz,满足了时序要求,比并行方式节约了大约75﹪的硬件资源.
2024-01-05 08:20:01 下载 1 查看 5,496
www.eeworm.com

低码率活动图像帧间预测方案设计

经验证该方案在保证图像质量前提下达到了恒定低码率传输动态视频图像目标,在54MHz的系统时钟下可以实现对CIF(25帧/秒)格式图像实时的处理。
2024-03-05 21:20:01 下载 8 查看 3,711
www.eeworm.com

CAM350 8.7.1使用说明

多年的实践已经证明了,你需要清楚地了解到有关制造加工方面的需求是什么,有什么方面的限制,在PCB设计阶段或之后的处理过程是什么
2013-11-23 06:16:01 下载 89 查看 1,412
www.eeworm.com

CAM350 8.7.1使用说明

多年的实践已经证明了,你需要清楚地了解到有关制造加工方面的需求是什么,有什么方面的限制,在PCB设计阶段或之后的处理过程是什么
2013-11-07 15:08:01 下载 154 查看 1,130
www.eeworm.com

最详细的NIOSII教程

软核将黑釐开収板癿所有外讴全部跑起来,仅占全部资源癿70-80% ;

   核心板同时配备了64Mbit癿SDRAM,对亍运行NIOS软核提供了有力癿保障,返款芯片为时钟频率有143MHz

2013-11-23 22:08:01 下载 29 查看 1,117
www.eeworm.com

通用阵列逻辑GAL实现基本门电路的设计

GAL22V10有10个I/O口、12个输入口、10个寄存器单元,最高频率为超过100MHz
2013-11-17 03:16:02 下载 33 查看 1,221
www.eeworm.com

锁模激光的相干多普勒激光雷达研究

使用锁模激光在

频移为 30 ~ 80 MHz 的范围内进行了拍频实验研究,拍频波形及信号处理的结

果均与理论分析相符, 测量结果的相对误差在 0.5%以下。

2022-02-12 11:00:02 下载 4 查看 2,369
‹ 上一页 1 ... 92 93 94 95 96 97 98 99 100 101 102 ... 111 下一页 ›