找到约 1,746 条结果
www.eeworm.com
从调试到现在已经烧毁了5片stm32都是cpu短路,等有空查查是什么原因。
2022-06-10 17:30:01
下载 7
查看 5,856
www.eeworm.com
论文以设计状态机流程和主要控制信号的方式实现了各个具体子功能模块并列举了部分关键代码,同时给出了主要子功能模块的时序仿真图;最后,论文给出了基于PIO传输模式和基于UDMA传输模式的具体指令操作流程实现,并通过SAS逻辑分析仪和QuartusⅡ
2013-07-31 04:40:01
下载 87
查看 1,134
www.eeworm.com
接着,论文给出了系统总体设计和发送及接受子系统的各个功能模块的实现分析以及在Quartus Ⅱ5.0上的实现细节,给出了仿真结果。
2013-05-23 21:40:02
下载 29
查看 1,100
www.eeworm.com
最后,采用异步FIFO技术,设计了高速采样自适应滤波系统,完成了对双通道AD器件AD9238与自适应滤波器的高速匹配控制,在QuartusⅡ上进行了仿真,给出了系统硬件实现的原理框图,并将采样滤波控制器与异步
2013-06-01 18:30:01
下载 142
查看 1,126
www.eeworm.com
在CPLD设计过程中,引入JTAG调试接口,方便系统程序的下载和调试,通过自上而下、分块设计的思想给出了QUARTUSⅡ设计环境下的软件代码。
2013-07-19 07:50:01
下载 23
查看 1,150
www.eeworm.com
Verilog HDL,在Mentor Graphics公司出品的FPGA Advantage平台上进行电路设计.完成了各个模块的设计输入和仿真.设计选用了Altera公司的APEX Ⅱ系列器件,利用第一方软件Quartus
2013-05-24 05:40:01
下载 65
查看 1,211
www.eeworm.com
通过对所设计对象特点及其可行性的研究,选用了Altera公司QuartusⅡ软件作为设计与仿真验证的环境。在设计方法上,该课题采用了自顶向下的设计方法。
2013-07-21 13:20:01
下载 40
查看 1,190
www.eeworm.com
它在误码率性能上有一些改善;之后在MATLAB平台上搭建了仿真平台,分析了常模算法在多用户检测中的应用;第三章研究了相关文献,简单介绍了FPGA概念及其设计流程和设计方法,并对VerilogHDL以及Quartus
2013-06-23 11:50:01
下载 129
查看 1,145
www.eeworm.com
设计用Quartus II软件进行仿真,并将其仿真结果与Matlab仿真结果进行对比分析。 仿真结果表明,本论文设计的滤波器硬件规模较小,采样率达到了75MHz。
2013-06-06 15:30:02
下载 118
查看 1,128
www.eeworm.com
采用Verilog HDL实现了这些模块,并在Quartus Ⅱ中进行了综合、仿真、验证。
2013-06-11 15:40:01
下载 152
查看 1,114
www.eeworm.com
接着,论文给出了系统总体设计和发送及接受子系统的各个功能模块的实现分析以及在Quartus Ⅱ5.0上的实现细节,给出了仿真结果。
2013-07-04 08:40:01
下载 98
查看 1,092
www.eeworm.com
在此基础上,本文使用硬件描述语言Veillog HDL,在QuartusⅡ和ModelSim软件平台上实现各功能模块,并通过模块级和系统级功能仿真以及时序仿真验证,最终在现场可编程门阵列(Field Programmable
2013-06-18 18:00:02
下载 146
查看 1,079
www.eeworm.com
设计用Quartus II软件进行仿真,并将其仿真结果与Matlab仿真结果进行对比分析。 仿真结果表明,本论文设计的滤波器硬件规模较小,采样率达到了75MHz。
2023-06-13 11:30:11
下载 5
查看 5,473
www.eeworm.com
通过对所设计对象特点及其可行性的研究,选用了Altera公司QuartusⅡ软件作为设计与仿真验证的环境。在设计方法上,该课题采用了自顶向下的设计方法。
2023-06-13 16:40:05
下载 6
查看 2,177
www.eeworm.com
然后在第二章中介绍了FPGA的发展,FPGA/CPLD的特点,并介绍了Cyclone Ⅱ系列FPGA的硬件结构,硬件描述语言,开发工具Quartus Ⅱ以及FPGA开发的一般原则。
2023-06-17 04:50:03
下载 5
查看 6,807
www.eeworm.com
在CPLD设计过程中,引入JTAG调试接口,方便系统程序的下载和调试,通过自上而下、分块设计的思想给出了QUARTUSⅡ设计环境下的软件代码。
2023-06-22 05:00:47
下载 1
查看 9,950
www.eeworm.com
利用Quartus Ⅱ和Modelsim等硬件设计工具对以上部分进行FPGA设计,在资源优化的前提下实现了准确的功能和时序仿真结果。
2023-06-26 18:40:15
下载 1
查看 6,885
www.eeworm.com
论文以设计状态机流程和主要控制信号的方式实现了各个具体子功能模块并列举了部分关键代码,同时给出了主要子功能模块的时序仿真图;最后,论文给出了基于PIO传输模式和基于UDMA传输模式的具体指令操作流程实现,并通过SAS逻辑分析仪和QuartusⅡ
2023-09-26 02:50:01
下载 3
查看 4,996
www.eeworm.com
@@ 5.完成了激光打印机逻辑控制系统的软件设计与实现,采用Verilog硬件描述语言在Quartus Ⅱ 6.0软件平台下进行开发,对逻辑控制系统进行了仿真及调试。
2023-09-27 02:40:01
下载 5
查看 891
www.eeworm.com
采用Protel DXP完成了系统的原理图和PCB设计,利用Quartus、Modelsim和Synplify软件设计、仿真并实现了各逻辑模块。
2023-09-28 11:10:01
下载 1
查看 2,582