找到约 1,912 条结果
www.eeworm.com
首先,请您大致讲一下4引脚封装具体是怎样的封装,采用这种封装的背景和目的是什么。首先,采用4引脚封装是为了改善SiCMOSFET的开关损耗。
2021-11-07 21:30:01
下载 1
查看 5,759
www.eeworm.com
1.1 与其他计算机语言相比较,MATLAB语言突出的特点是什么?
2022-08-12 20:30:02
下载 7
查看 4,159
www.eeworm.com
如把重排序步骤融合到反量化模块,可以减少一半的读写RAM操作;把IMDCT模块内部的三个算法步骤融合在一起进行设计,可以省去存储中间计算结果的缓存区单元。
2013-07-01 21:40:01
下载 146
查看 1,227
www.eeworm.com
FPGA设计中,采用列缩放与行缩放分开处理的结构,使用双口RAM作为两次缩放间的数据缓冲区。
2013-05-30 17:40:01
下载 187
查看 1,131
www.eeworm.com
在FPGA中,利用Verilog HDL语言编写了CCD和AD9826的控制时序;利用两块双口RAM组成乒乓操作单元,实现高速数据的缓存,避免利用NiosⅡ处理器直接读取时的频繁中断。
2013-04-24 16:38:22
下载 53
查看 1,203
www.eeworm.com
主要基于“分治法”对CLB及其子模块进位逻辑(CLM)、查找表(LUT)的RAM工作模式等进行了测试划分,分别实现了以“一维阵列”为基础的测试配置和测试向量,以较少了测试编程次数完成了所有CLB资源的测试
2013-05-17 11:10:01
下载 140
查看 1,045
www.eeworm.com
最后文中还利用双口RAM的协同处理能力,构成双CPU处理能力的结构,将avr162的8位处理器处理PROFIBUS总线数据,而将32位的ARM7处理器处理DeviceNet总线数据。
2013-04-24 16:38:26
下载 70
查看 1,122
www.eeworm.com
在本设计中,图像采集部分利用SAA7111视频采集芯片完成视频信号的精确采集;利用FPGA完成复杂且高速的逻辑控制及时序设计,完成DSP外扩RAM,Flash等高速硬件电路设计,同时完成DSP的地址译码电路
2013-07-02 01:50:02
下载 68
查看 1,124
www.eeworm.com
论文重点讨论了对幸存路径信息存储译码模块的改进,比较了此模块三种不同的实现方式带来的硬件速率和资源的优劣,通过利用4块RAM对幸存路径信息的交互读写,完成了对传统回溯算法的改进,实现了加窗回溯的译码输出
2013-08-02 12:50:01
下载 100
查看 1,127
www.eeworm.com
2.2 I/O 寄存器操作
2.3 SRAM 内变量的使用
2.4 在程序中访问FLASH 程序存储器
2.5 EEPROM 数据存储器操作
2.6 avr-gcc 段结构与再定位
2.7 外部RAM
2013-08-01 12:10:01
下载 120
查看 1,215
www.eeworm.com
51单片机教程(汇编):1、何谓单片机 一台能够工作的计算机要有这样几个部份构成:CPU(进行运算、控制)、RAM(数据存储)、ROM(程序存储)、输入/输出设备(例如:串行口、并行输出口等)。
2013-10-14 00:24:01
下载 70
查看 1,123
www.eeworm.com
MsoNormal" style="line-height:11.0pt;">
VK2C2X系列为I2C介面、RAM
2018-07-14 12:04:37
下载 1
查看 479
www.eeworm.com
何谓单片机 一台能够工作的计算机要有这样几个部份构成:CPU(进行运算、控制)、RAM(数据存储)、ROM(程序存储)、输入/输出设备(例如:串行口、并行输出口等)。
2021-12-04 11:30:02
下载 5
查看 1,517
www.eeworm.com
Basic版实行静态内存管理,占用10多K RAM. Windows版实行动态内存管理,占用内存与建立控件多少相关。
支持内置GB2312—80标准汉字库。
提供开放式字库访问接口。
2022-07-06 02:10:02
下载 9
查看 2,527
www.eeworm.com
SAM9G35,SAM9×25,SAM9X35等几个PlIN-TO-PIN的片子,他们的管脚PCB封装兼容2频率CPU为400MHZ,总线133MHZ3晶振时钟晶振12MHZ,32.768KHZ
4RAM
2022-07-24 18:00:02
下载 4
查看 4,433
www.eeworm.com
2.2 I/O 寄存器操作
2.3 SRAM 内变量的使用
2.4 在程序中访问FLASH 程序存储器
2.5 EEPROM 数据存储器操作
2.6 avr-gcc 段结构与再定位
2.7 外部RAM
2023-06-05 02:30:48
下载 8
查看 6,632
www.eeworm.com
最后文中还利用双口RAM的协同处理能力,构成双CPU处理能力的结构,将avr162的8位处理器处理PROFIBUS总线数据,而将32位的ARM7处理器处理DeviceNet总线数据。
2023-06-23 08:30:04
下载 8
查看 1,000
www.eeworm.com
在FPGA中,利用Verilog HDL语言编写了CCD和AD9826的控制时序;利用两块双口RAM组成乒乓操作单元,实现高速数据的缓存,避免利用NiosⅡ处理器直接读取时的频繁中断。
2023-06-27 06:10:03
下载 4
查看 8,313
www.eeworm.com
如把重排序步骤融合到反量化模块,可以减少一半的读写RAM操作;把IMDCT模块内部的三个算法步骤融合在一起进行设计,可以省去存储中间计算结果的缓存区单元。
2023-06-27 11:30:04
下载 6
查看 6,310
www.eeworm.com
利用FPGA芯片内部的RAM资源构成输入数据的缓存器以及LZW算法所需的2个字典存储器,并结合有利于硬件实现的字典管理策略完成了实时无损压缩,同时FPGA还负责对模数转换器、闪存的控制等功能。
2023-09-27 01:40:01
下载 1
查看 2,810