找到约 1,746 条结果
www.eeworm.com
根据FPGA的高速并行处理能力和全硬件实现的特点,采用直接序列扩频技术,借助QuartusⅡ6.0及Protel99se工具,完成了系统的软件仿真和硬件电路设计。
2024-03-04 02:40:01
下载 2
查看 3,669
www.eeworm.com
设计中采用了ALTERA 公司的Quartus Ⅱ 6.0 开发软件,芯片选择Stratix系列的EP1S20B672C6。
2024-03-25 14:30:01
下载 6
查看 8,333
www.eeworm.com
通过研究FPGA技术及应用,基于FPGA利用Quartus Ⅱ6.0平台实现了开环基音搜索、闭环基音搜索2个关键环节。通过自顶向下及模块化设计思想,将运算及硬件资源消耗分散到各模块中。
2024-04-03 14:10:01
下载 5
查看 1,309
www.eeworm.com
IEEE802.16-2004物理层编译码的具体要求,研究了协议所规定的里德-所罗门码、卷积码的算法,先期用matlab进行理论算法仿真,然后用VHDL语言进行编写,在Modelsim5.0环境下进行编译调试,在QuartusⅡ
2024-04-15 00:10:01
下载 6
查看 4,541
www.eeworm.com
最后使用QuartusⅡ将整个系统工程文件综合、布局布线。在察看时序报告无误后,将系统配置文件下载至FPGA开发板中。
2024-04-25 20:50:01
下载 4
查看 6,318
www.eeworm.com
并应用硬件描述(VHDL)语言在QuartusⅡ4.0环境下设计了各软件模块和功能仿真。
2024-05-08 12:20:02
下载 6
查看 128
www.eeworm.com
Quartus II的TCL脚本的教程.
32. i2c的调适成学。ARM7
交流使用.
33. lab100实验板说明书以及原理图纸.
34. PalmOs API.
2015-04-24 09:51:00
下载 82
查看 4,717
www.eeworm.com
如图1所示,我们采用上述分割方法,而且信号线跨越了两个地之间的间隙,信号电流的返回路径是什么呢?
2013-10-23 18:28:01
下载 165
查看 1,095
www.eeworm.com
如图1所示,我们采用上述分割方法,而且信号线跨越了两个地之间的间隙,信号电流的返回路径是什么呢?
2013-10-19 12:56:01
下载 70
查看 1,068
www.eeworm.com
C语言中,修饰符volatile含义是什么?其应用场合有哪些?
2022-08-29 03:30:02
下载 1
查看 9,045
www.eeworm.com
多年的实践已经证明了,你需要清楚地了解到有关制造加工方面的需求是什么,有什么方面的限制,在PCB设计阶段或之后的处理过程是什么。
2013-11-23 06:16:01
下载 89
查看 1,412
www.eeworm.com
多年的实践已经证明了,你需要清楚地了解到有关制造加工方面的需求是什么,有什么方面的限制,在PCB设计阶段或之后的处理过程是什么。
2013-11-07 15:08:01
下载 154
查看 1,130
www.eeworm.com
以FPGA芯片为载体,在Quartus Ⅱ平台中采用Verilog HDL语言进行编程并仿真验证,分别实现了数字FIR滤波器及CORDIC坐标变换两个模块的功能。
2013-07-07 21:50:01
下载 197
查看 1,104
www.eeworm.com
在Quartus Ⅱ开发环境下,使用Altera公司FPGA芯片,采用VHDL,语言设计并实现了上述模块。
2013-06-01 04:40:01
下载 171
查看 1,119
www.eeworm.com
最后用QuartusⅡ4.0软件进行了综合与仿真,用MATLAB7.0软件对仿真结果进行了分析,最终在GW48-PK2开发系统中进行了硬件电路验证,得出了实际滤波效果测试波形,验证了所设计滤波器的正确性
2013-06-20 08:20:01
下载 152
查看 1,143
www.eeworm.com
在寄存器传输级(Register Transfer Level,RTL描述了该硬件最优化的算术编码实现方案,并以Altera 20K200E FPGA为基础,在Active-HDL环境中进行了功能仿真,在Quartus
2013-05-16 15:00:01
下载 196
查看 1,102
www.eeworm.com
在QuartusⅡ平台下运用Verilog HDL语言和原理图设计可以很方便地应用各种抑制杂散信号的方法来提高输出信号的谱质。
2013-07-27 23:40:02
下载 33
查看 1,129
www.eeworm.com
本课题以构建家庭电力载波通信网络为目标,首先,以两块Cyclone系列FPGA开发板为基础,分别作为发送单元和接收单元,构建了系统的硬件开发平台;以QuartusⅡ 7.2为开发环境,运用Verilog
2013-06-17 11:30:01
下载 98
查看 1,104
www.eeworm.com
最后部分进行了算法的实现和仿真,所有实现的仿真均在QuartusⅡ下按照IEEE 802.16-2004协议的符号和前导字的结构进行。
2013-05-23 11:00:01
下载 58
查看 1,103
www.eeworm.com
第三,对Altera公司的Cyclon系列可编程器件的内部结构进行了研究,分析了在QuartusⅡ开发平台上进行FPGA设计的流程。
2013-04-24 16:38:38
下载 152
查看 1,132