找到约 1,746 条结果
www.eeworm.com
style="font-size: 9pt"> 3变压器在电力系统中的主要作用是什么
2013-11-07 17:44:01
下载 114
查看 1,090
www.eeworm.com
经典IC设计电子书培训教程-数字IC系统设计1102页
1.1 IC系统组成概述
IC系统是什么?
2022-02-20 21:30:01
下载 10
查看 10,113
www.eeworm.com
如果产品单一,也许感觉不到不使用分离思想来设计驱动的危害,但是我们想一下,这个世上被人们称道的多是什么?精品,艺术品!精品如何打造?注重细节,不只考虑单一需求!
2023-08-30 01:30:01
下载 1
查看 8,584
www.eeworm.com
为了保证该设计的可靠性,首先是进行编译码的算法验证;其次通过在FPGA的集成设计环境QuartusⅡ软件中完成HDB3码的编译、综合、仿真等步骤,通过下载电缆下载到特定的FPGA芯片上,用逻辑分析仪进行时序仿真
2013-05-26 05:20:01
下载 53
查看 1,154
www.eeworm.com
整个设计及各个模块都在Altera公司的开发环境QuartusⅡ以及第三方仿真软件Modelsim上进行了逻辑综合以及仿真。
2013-06-08 00:20:02
下载 114
查看 1,147
www.eeworm.com
设计中,通过QuartusⅡ、ModelSim和Protel 99等电子设计自动化开发工具完成了一个高性能嵌入式软硬件系统的设计及仿真验证;采用了实用小巧的嵌入式实时操作系统μC/OS-Ⅱ,为应用系统的实时性提供了保证
2013-07-22 00:50:01
下载 129
查看 1,118
www.eeworm.com
整个设计利用ALTERA公司提供的QUARTUSⅡ4.0开发软件,采用先进的层次化设计思想,使用一片FPGA芯片完成了整个FFT处理器的电路设计。
2013-07-01 15:00:01
下载 66
查看 1,101
www.eeworm.com
最后对滞环控制算法进行了模块划分,将其划分为PI算法模块,限幅与指令电流生成模块,滞环比较模块,PWM脉冲生成及死区保护模块,AD控制及数据储存模块,并在Quartus II软件环境下,使用VHDL语言通过编程实现模块化设计
2013-04-24 16:38:35
下载 198
查看 1,200
www.eeworm.com
首先介绍了语音编码研究的发展状况以及低速率语音编码研究的意义,接着在对MELP算法进行深入分析的基础上,提出了利用DSP Builder在Matlab中建模的思路及实现过程,最后本文把重点放在MELP声码器的编解码器设计上,利用DSP Builder、QuartusⅡ
2013-06-02 13:50:01
下载 55
查看 1,120
www.eeworm.com
根据FPGA的高速并行处理能力和全硬件实现的特点,采用直接序列扩频技术,借助QuartusⅡ6.0及Protel99se工具,完成了系统的软件仿真和硬件电路设计。
2013-05-18 00:00:01
下载 29
查看 1,174
www.eeworm.com
为了保证该设计的可靠性,首先是进行编译码的算法验证;其次通过在FPGA的集成设计环境QuartusⅡ软件中完成HDB3码的编译、综合、仿真等步骤,通过下载电缆下载到特定的FPGA芯片上,用逻辑分析仪进行时序仿真
2013-04-24 16:38:36
下载 150
查看 1,144
www.eeworm.com
最后使用QuartusⅡ将整个系统工程文件综合、布局布线。在察看时序报告无误后,将系统配置文件下载至FPGA开发板中。
2013-08-05 06:50:01
下载 98
查看 1,139
www.eeworm.com
并应用硬件描述(VHDL)语言在QuartusⅡ4.0环境下设计了各软件模块和功能仿真。
2013-04-24 16:38:40
下载 98
查看 1,219
www.eeworm.com
2018-10-31 20:10:24
下载 1
查看 106
www.eeworm.com
大体来说有两类:一是,step
by step的指导如何操作Quartus软件,这类方法的优点是上手快,但却有知其然
不知其所以然之惑
2022-08-11 02:10:01
下载 3
查看 7,460
www.eeworm.com
为了保证该设计的可靠性,首先是进行编译码的算法验证;其次通过在FPGA的集成设计环境QuartusⅡ软件中完成HDB3码的编译、综合、仿真等步骤,通过下载电缆下载到特定的FPGA芯片上,用逻辑分析仪进行时序仿真
2023-06-11 20:01:11
下载 1
查看 1,547
www.eeworm.com
最后对滞环控制算法进行了模块划分,将其划分为PI算法模块,限幅与指令电流生成模块,滞环比较模块,PWM脉冲生成及死区保护模块,AD控制及数据储存模块,并在Quartus II软件环境下,使用VHDL语言通过编程实现模块化设计
2023-06-12 22:10:21
下载 6
查看 1,840
www.eeworm.com
整个设计利用ALTERA公司提供的QUARTUSⅡ4.0开发软件,采用先进的层次化设计思想,使用一片FPGA芯片完成了整个FFT处理器的电路设计。
2023-06-13 15:30:29
下载 1
查看 4,300
www.eeworm.com
设计中,通过QuartusⅡ、ModelSim和Protel 99等电子设计自动化开发工具完成了一个高性能嵌入式软硬件系统的设计及仿真验证;采用了实用小巧的嵌入式实时操作系统μC/OS-Ⅱ,为应用系统的实时性提供了保证
2023-06-15 06:30:06
下载 3
查看 5,048
www.eeworm.com
协议标准,设计了(2,1,6)卷积码Viterbi译码器,采用串行方式进行回溯译码,利用双口RAM存储路径度量和幸存信息.电路使用Verilog HDL语言进行描述,ModelSim软件进行功能仿真,Quartus
2023-06-26 16:40:03
下载 8
查看 7,771