找到约 1,746 条结果
www.eeworm.com
然后,介绍了FPGA硬件资源和软件开发环境Quartus Ⅱ,包括数字系统的设计方法和设计规则。再有,对基于FPGA的维特比译码器各个模块和相应算法实现、优化进行了研究。
2023-10-04 02:50:01
下载 6
查看 3,365
www.eeworm.com
然后,介绍了FPGA硬件资源和软件开发环境Quartus Ⅱ,包括数字系统的设计方法和设计规则。再有,对基于FPGA的维特比译码器各个模块和相应算法实现、优化进行了研究。
2024-03-21 09:40:01
下载 3
查看 2,571
www.eeworm.com
@@ 系统在Quartus II 5.0、Model Sim6.0软件平台下开发并在硬件上得到实现,达到预期效果。
2013-06-06 00:10:01
下载 55
查看 1,153
www.eeworm.com
整个设计采用VHDL(超高速硬件描述语言)语言作为系统内部硬件结构的描述手段,在Altera的QuartusⅡ软件支持下完成。
2013-06-04 17:50:01
下载 29
查看 1,094
www.eeworm.com
整个设计采用VHDL(超高速硬件描述语言)语言作为系统内部硬件结构的描述手段,在Altera的QuartusⅡ软件支持下完成。
2013-05-16 19:20:01
下载 169
查看 1,113
www.eeworm.com
软件部分,应用Quartus Ⅱ和硬件描述语言VHDL在FPGA中完成了基带数字信号处理模块(串并转换模块、差分编码模块)和与AD9857的通信模块(串口通信模块、并口通信模块)的设计,并进行了仿真,仿真结果达到了设计要求
2013-07-18 09:00:01
下载 191
查看 1,127
www.eeworm.com
使用双端口内存模块增加数据读写速度,利用DSP块处理核心运算单元,从而很大程度上提高了模块的运行速度,并降低了芯片的使用面积; (4)设计并实现系统的模块级流水线,在几乎不增加占用芯片面积的情况下,提高了系统的数据吞吐量; (5)在QuartusⅡ
2013-05-19 15:00:01
下载 41
查看 1,132
www.eeworm.com
使用双端口内存模块增加数据读写速度,利用DSP块处理核心运算单元,从而很大程度上提高了模块的运行速度,并降低了芯片的使用面积; (4)设计并实现系统的模块级流水线,在几乎不增加占用芯片面积的情况下,提高了系统的数据吞吐量; (5)在QuartusⅡ
2023-06-13 06:30:10
下载 5
查看 4,217
www.eeworm.com
最后对该结构采用Verilog HDL编码实现,并在Quartus II 5.0 平台上成功的进行仿真。
2023-06-16 04:10:12
下载 2
查看 6,797
www.eeworm.com
整个设计采用VHDL(超高速硬件描述语言)语言作为系统内部硬件结构的描述手段,在Altera的QuartusⅡ软件支持下完成。
2023-09-23 23:00:02
下载 5
查看 4,800
www.eeworm.com
@@ 系统在Quartus II 5.0、Model Sim6.0软件平台下开发并在硬件上得到实现,达到预期效果。
2023-09-26 09:20:01
下载 8
查看 9,202
www.eeworm.com
在开发过程中,采用基于Verilog的模块化设计方法和基于IP核设计的方法,利用Quartus II和Modelsim SE仿真工具,实现仿真和时序验证。
2023-09-29 03:20:01
下载 6
查看 405
www.eeworm.com
最后,应用Modelsim和Quartus Ⅱ等设计工具,对设计的电路逻辑进行了仿真与验证。测试结果表明:FPGA实现的该DCT域图像水印算法是可行的,并达到了速度与面积的平衡。
2023-10-01 04:40:02
下载 9
查看 4,334
www.eeworm.com
使用双端口内存模块增加数据读写速度,利用DSP块处理核心运算单元,从而很大程度上提高了模块的运行速度,并降低了芯片的使用面积; (4)设计并实现系统的模块级流水线,在几乎不增加占用芯片面积的情况下,提高了系统的数据吞吐量; (5)在QuartusⅡ
2023-10-08 11:20:01
下载 4
查看 3,612
www.eeworm.com
软件部分,应用Quartus Ⅱ和硬件描述语言VHDL在FPGA中完成了基带数字信号处理模块(串并转换模块、差分编码模块)和与AD9857的通信模块(串口通信模块、并口通信模块)的设计,并进行了仿真,仿真结果达到了设计要求
2023-10-09 06:30:02
下载 1
查看 872
www.eeworm.com
(megafunctions) 以前有个帖子说把 quartus 安装目录下的 sim 文件夹里面的文件编译进 modelsi m 里面就可以了,可是 sim 文件夹里面我要的那个函数不是.v 文件啊,
2023-10-15 22:10:01
下载 5
查看 5,911
www.eeworm.com
整个设计采用VHDL(超高速硬件描述语言)语言作为系统内部硬件结构的描述手段,在Altera的QuartusⅡ软件支持下完成。
2023-11-01 08:40:02
下载 10
查看 3,386
www.eeworm.com
整个设计采用VHDL(超高速硬件描述语言)语言作为系统内部硬件结构的描述手段,在Altera的QuartusⅡ软件支持下完成。
2024-01-17 15:00:02
下载 4
查看 8,746
www.eeworm.com
软件部分,应用Quartus Ⅱ和硬件描述语言VHDL在FPGA中完成了基带数字信号处理模块(串并转换模块、差分编码模块)和与AD9857的通信模块(串口通信模块、并口通信模块)的设计,并进行了仿真,仿真结果达到了设计要求
2024-02-19 18:20:01
下载 7
查看 8,342
www.eeworm.com
DMA传送的过程是什么样的?画出流程。
DMA有哪些操作方式?各有什么特点。
简述DMA控制器的两个工作状态的特点。
试设计一种在8088大模式下与8237连接的基本电路图。
2013-11-18 02:28:01
下载 196
查看 1,053