找到约 1,225 条结果
www.eeworm.com
为了解决这一系列问题,本文提出了一种基于FPGA的PCI总线接口桥接逻辑的实现方案,支持PCI突发访问方式,突发长度为8至128个双字长度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8
2023-06-11 16:30:13
下载 7
查看 4,754
www.eeworm.com
本论文所完成的海事船舶电子产品--八通道数字频率测量系统是基于Altera公司Cyclone系列FPGA芯片EP1C3T144C8和Philips公司的ARM微控制器LPC2129开发的,实现了八通道信号频率的高精度实时测量
2023-06-26 21:10:03
下载 5
查看 8,004
www.eeworm.com
首先,根据雷达伺服控制系统功能要求与性能指标,进行系统的硬件设计:选择基于ARM920T的S3C2410和Altera公司的FPGA芯片EP1C12Q240作为主控芯片,ARM与FPGA的连接形式采用中断
2023-06-27 06:00:05
下载 2
查看 8,009
www.eeworm.com
在实现过程中,本设计选用了Altera公司的EP2C35F672C6芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了三星公司的上S3C2440作为控制芯片。
2023-06-27 18:10:03
下载 4
查看 5,497
www.eeworm.com
以Altera公司低成本FPGA产品Cyclone Ⅱ系列的EP2C8Q208C8N为核心器件,完成测量与保护功能,外扩七段数码显示模块完成显示功能和RS232通信接口电路完成智能脱扣器与上位监控机的通信功能
2023-09-09 01:10:01
下载 2
查看 4,298
www.eeworm.com
视频采集系统以Altera公司Cyclone III EP3C25为核心,采用CMOS图像传感器MT9V022作为视频采集元件、DM9000A作为网络发送控制芯片搭建硬件平台,在FPGA上实现视频从采集到发送的功能
2023-09-26 06:30:01
下载 7
查看 3,131
www.eeworm.com
此数据实时无损压缩系统由数据实时无损压缩硬件电路、测试软件、解压软件与读数软件组成,其中数据实时无损压缩硬件电路由数据采集、数据压缩、控制单元、数据存储、电源管理等几部分组成,核心器件是FPGA,采用ALTERA公司Cyclone II系列EP2C5T144I8
2023-09-27 01:40:01
下载 1
查看 2,810
www.eeworm.com
@@ 本文首先分析了CMMB标准中OFDM技术的作用与相关原理,然后依照标准要求仿真了OFDM解调模块的定点性能,最后在Quartus Ⅱ 6.0仿真环境下用Altera公司的StratixⅡ系列EP2S180F1020C3
2023-09-28 17:50:01
下载 9
查看 859
www.eeworm.com
系统的设计基于Altera公司的CycloneⅡ系列芯片EP2C50F484作为硬件平台,所实现的算法部分包括19阶希尔伯特变换器、数据平滑、窗函数加权、数据缓冲、补零及FFT波束形成等功能模块,而且为了提高系统实时处理能力
2023-09-29 03:10:01
下载 1
查看 9,407
www.eeworm.com
以Altera公司低成本FPGA产品Cyclone Ⅱ系列的EP2C8Q208C8N为核心器件,完成测量与保护功能,外扩七段数码显示模块完成显示功能和RS232通信接口电路完成智能脱扣器与上位监控机的通信功能
2023-09-30 15:00:02
下载 9
查看 9,420
www.eeworm.com
第一部分是用QuartusII软件设计了系统的VHDL语言描述代码,并对系统中每个模块和整个系统进行相应的功能仿真和时序时延仿真;第二部分是设计了以FPGA芯片EP1C3T144C8N为核心的系统硬件电路
2023-09-30 18:00:02
下载 2
查看 393
www.eeworm.com
最后,用Verilog硬件描述语言对所设计的CAVLC编码器进行了描述,用EDA软件对其主要功能模块进行了仿真,并在Cyclone II系列EP2C20F484的FPGA上验证了它们的功能。
2023-10-02 09:10:01
下载 6
查看 2,336
www.eeworm.com
为了解决这一系列问题,本文提出了一种基于FPGA的PCI总线接口桥接逻辑的实现方案,支持PCI突发访问方式,突发长度为8至128个双字长度,核心FPGA芯片采用ALTERA公司的CYCLONE FPGA系列的EP1C6Q240C8
2023-10-02 15:30:02
下载 3
查看 4,625
www.eeworm.com
本文所有的设计均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上实现,采用Altera的Quartus Ⅱ开发工具和 Verilog HDL硬件描述语言完成了VSR4-
2023-10-31 22:30:02
下载 7
查看 4,930
www.eeworm.com
首先,根据雷达伺服控制系统功能要求与性能指标,进行系统的硬件设计:选择基于ARM920T的S3C2410和Altera公司的FPGA芯片EP1C12Q240作为主控芯片,ARM与FPGA的连接形式采用中断
2023-11-29 09:40:02
下载 9
查看 1,926
www.eeworm.com
最后,用Verilog硬件描述语言对所设计的CAVLC编码器进行了描述,用EDA软件对其主要功能模块进行了仿真,并在Cyclone II系列EP2C20F484的FPGA上验证了它们的功能。
2024-02-11 09:20:01
下载 9
查看 5,679
www.eeworm.com
把设计下载进FPGA芯片EP2C8Q208C7之后,论文给出了使用SIGNALTAPⅡ观察到的信号实际波形,波形显示PCI接口能够满足本设计中系统的需要。
2024-05-28 10:20:01
下载 10
查看 7,597
www.eeworm.com
在这个草根时代,写本书也不
是什么大不了的事情。
在确认了写书的目标后,匠人就这本书的内容和文风进行了思考。匠人究竟应该写一本怎样的书?作为作者的匠人,和作为读者的您,我们究竟需要什么?
2022-06-23 19:50:02
下载 4
查看 5,334
www.eeworm.com
(4)以一片ADSP21160M和一片EP1K100QC208为核心,设计输出板电路,完成数据对齐、求模和数据向下一级的输出,并产生模拟输出。 (5)调试并改进处理板和输出板。
2013-06-11 09:20:01
下载 169
查看 1,112
www.eeworm.com
并由此提出了基于VLSI的电路模块架构.根据上述模块结构,对相关模块进行了硬件描述语言(VERILOG-HDL)的建模,并且在仿真平台上(ACTIVE-HDL)进行了仿真.在仿真正确的前提下,该文选用了EP20K100BC356
2013-06-27 16:40:01
下载 143
查看 1,137