找到约 1,096 条结果
www.eeworm.com
利用ISE8.2、Synplifv Pro8.1和Modelsim6.1软件平台对各模块进行设计、仿真、实现。最后对设计的程序进行下载和在线调试。
2023-10-02 16:00:01
下载 3
查看 8,761
www.eeworm.com
借助EDA工具ISE集成开发环境完成了各个模块的编程、调试和面向FPGA的布局布线;在Synplify pro综合工具中完成了综合;使用Modelsim SE仿真工具对其进行了完整的功能仿真和时序仿真。
2023-10-03 04:30:01
下载 5
查看 7,406
www.eeworm.com
此外,由于FPGA通过软件方式实现整个信息采集系统的接口和时序控制的功能,所以本文第四章专门讨论了使用VHDL语言在FPGA内实现的数据采集、数据通讯、格式转换以及时序控制等功能,并在ISE7.1开发环境下对所设计的软件进行了
2023-10-03 13:10:01
下载 6
查看 9,121
www.eeworm.com
然后,按照层次化、模块化的设计思想,在Xinlinx公司的ISE 7.1工具中,采用硬件描述语言VHDL作为设计输入,对各运算器和控制模块进行电路设计;采用Menter公司的ModelSim SE 6.2b
2023-10-04 02:40:02
下载 2
查看 1,976
www.eeworm.com
本文对已有的用于全搜索算法实现的VLSI结构进行了改进,设计了符合二步搜索算法要求的FPGA实现结构,并在对其理论分析之后,对实现该算法的运动估计模块进行了功能模块的划分,并运用VerilogHDL硬件描述语言、ISE
2024-01-26 08:50:01
下载 10
查看 2,771
www.eeworm.com
借助EDA工具ISE集成开发环境完成了各个模块的编程、调试和面向FPGA的布局布线;在Synplify pro综合工具中完成了综合;使用Modelsim SE仿真工具对其进行了完整的功能仿真和时序仿真。
2024-01-31 21:50:01
下载 7
查看 6,014
www.eeworm.com
2.成功用硬件描述语言在Xilinx公司软件ISE的环境下编写代码,在Synplify和Modelsim上做了综合和仿真。 3.对实验结果进行精度和速度分析。
2024-03-11 18:10:01
下载 1
查看 4,373
www.eeworm.com
此外,由于FPGA通过软件方式实现整个信息采集系统的接口和时序控制的功能,所以本文第四章专门讨论了使用VHDL语言在FPGA内实现的数据采集、数据通讯、格式转换以及时序控制等功能,并在ISE7.1开发环境下对所设计的软件进行了
2024-03-16 21:50:01
下载 10
查看 2,520
www.eeworm.com
然后,按照层次化、模块化的设计思想,在Xinlinx公司的ISE 7.1工具中,采用硬件描述语言VHDL作为设计输入,对各运算器和控制模块进行电路设计;采用Menter公司的ModelSim SE 6.2b
2024-04-06 01:00:02
下载 7
查看 898
www.eeworm.com
首先,请您大致讲一下4引脚封装具体是怎样的封装,采用这种封装的背景和目的是什么。首先,采用4引脚封装是为了改善SiCMOSFET的开关损耗。
2021-11-07 21:30:01
下载 1
查看 5,759
www.eeworm.com
1.1 与其他计算机语言相比较,MATLAB语言突出的特点是什么?
2022-08-12 20:30:02
下载 7
查看 4,159
www.eeworm.com
在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。
2013-08-02 16:00:04
下载 178
查看 1,115
www.eeworm.com
设计选用硬件描述语言VerilogHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为PCI软核编写WinXP
2013-04-24 16:38:21
下载 148
查看 1,157
www.eeworm.com
硬件方面,FPGA采用Xilinx公司Spartan系列的XC3S500芯片,用verilog HDL硬件描述语言在Xilinx公司提供的ISE辅助设计软件中实现FPGA编程。
2013-05-23 02:20:01
下载 161
查看 1,154
www.eeworm.com
在Xilinx公司的FPGA开发软件ISE6.3i中对正反小波变换做了仿真和实现,结果表明,本设计能高速高精度地完成正反可逆和不可逆小波变换,可以满足各种实时性要求。
2013-07-25 01:10:01
下载 159
查看 1,174
www.eeworm.com
本文基于xil inx公司提供的开发环境(ise8.2)、和Virtex2P系列XC2VP30的开发版来设计的,提出一种基于方波的利用DCM(数字时钟管理器)检相的相位式测距方法;采用三把侧尺频率分别是
2013-06-12 04:30:01
下载 150
查看 1,091
www.eeworm.com
在 Agile Campus 解决方案中,AAA
服务器可以使用自研的 Agile Controller-Campus 1.0,也可以与第三方 Server 对接,例
如 Cisco ISE 系统。
2022-02-28 02:00:02
下载 6
查看 2,584
www.eeworm.com
本文设计了一套硬件教学实验,实验包括三个部分:FPGA设计流程与简单门逻辑,通过一个只包含与门、或门和异或门的简单逻辑电路实验来叙述Xilinx FPGA在ISE中的设计流程;复杂逻辑模块——设计一个简易的
2023-06-10 04:20:03
下载 2
查看 3,890
www.eeworm.com
本文基于xil inx公司提供的开发环境(ise8.2)、和Virtex2P系列XC2VP30的开发版来设计的,提出一种基于方波的利用DCM(数字时钟管理器)检相的相位式测距方法;采用三把侧尺频率分别是
2023-06-12 16:40:04
下载 1
查看 1,812
www.eeworm.com
在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。
2023-09-26 15:40:01
下载 5
查看 9,788