找到约 1,126 条结果
www.eeworm.com

基于FPGA的DDS的研究设计与实现

一个典型的DDS系统应包括:相位累加器,可在时钟的控制下完成相位的累加(一般由ROM实现);DA转换电路,将数字形式的幅度码转换成模拟信号。
2013-04-24 16:38:35 下载 166 查看 1,216
www.eeworm.com

单片机综合设计原理下载

  第一章:MCS-51系列单片机的存储结构(4学时)

  ① 掌握内部数据寄存器RAM的结构、用途和特点;

  ② 程序存储器ROM的结构特点,编程中应注意的问题;<

2013-10-17 22:04:01 下载 31 查看 1,051
www.eeworm.com

汉字字模点阵数据批量生成工具5.3最新版

单字节字符
支持RS232串口通讯、可把字模数据发送到移动存储设备,集成汉字自动识别功能,清除非汉字字符,提取汉字功能,汉字字模点阵数据批量生成工具可用作开发辅助工具,得到精减汉字库,节约有限的ROM
2014-01-24 08:40:01 下载 110 查看 1,295
www.eeworm.com

义隆单片机全套教程


一、先进的单片机结构


EM78系列单片机将众多功能集于一身,这其中包括ALU、ROM、RAM、I/O、堆栈、


2022-08-14 00:40:02 下载 6 查看 2,357
www.eeworm.com

基于FPGA的FFT处理器的实现

整体采用流水线的工作方式,并将双端口RAM、只读ROM全部内置在FPGA芯片内部,使整个系统的数据交换和处理速度得以提高。
2023-06-13 15:30:29 下载 1 查看 4,300
www.eeworm.com

UWB中Viterbi译码器的FPGA设计与实现.rar

存储路径度量和幸存信息.电路使用Verilog HDL语言进行描述,ModelSim软件进行功能仿真,Quartus Ⅱ软件进行布局布线后仿真,Matlab软件平台产生测试所需要的软判决信息,存储到内部ROM
2023-06-26 16:40:03 下载 8 查看 7,771
www.eeworm.com

基于DSP的中低压线路保护装置的研制.rar

初步的测试结果表明,该文开发的基于TMS320LF2407 DSP芯片设计的新型中低压线路保护装置在四个方面具有显著优点:1)TMS320LF2407芯片集成了较多的外设,如A/D转换器,Flash ROM
2023-09-01 23:40:01 下载 2 查看 7,269
www.eeworm.com

智能型充电器电源和显示的设计.rar

由于程序存储器为Flash,因此可以不用象MASK ROM一样,有几个软件版本就库存几种型号。
2023-09-07 02:00:01 下载 3 查看 9,739
www.eeworm.com

基于FPGA的数据控制与处理系统的研究.rar

双端口RAM、只读ROM全部内置在FPGA芯片内部,使整个系统的数据交换和处理速度得以很大提高,合理地协调了资源和速度之间相互制约问题。
2023-10-03 16:00:02 下载 8 查看 7,599
www.eeworm.com

基于FPGA的CPU核及其虚拟平台的设计与实现.rar

计算机中央处理器模块:采用了A1tera公司的FPGA芯片及其MAXPLUSII集成软件设计了具有完整功能的CPIJ核; 2、数据存储与传输模块:一方面按照设计逻辑与CPU核建立数据通路,另一方面封装RAM和ROM
2023-10-04 00:30:02 下载 4 查看 7,825
www.eeworm.com

基于FPGA的DDS的研究设计与实现.rar

一个典型的DDS系统应包括:相位累加器,可在时钟的控制下完成相位的累加(一般由ROM实现);DA转换电路,将数字形式的幅度码转换成模拟信号。
2023-10-10 04:10:01 下载 1 查看 4,660
www.eeworm.com

UWB中Viterbi译码器的FPGA设计与实现

存储路径度量和幸存信息.电路使用Verilog HDL语言进行描述,ModelSim软件进行功能仿真,Quartus Ⅱ软件进行布局布线后仿真,Matlab软件平台产生测试所需要的软判决信息,存储到内部ROM
2024-01-05 08:20:01 下载 1 查看 5,496
www.eeworm.com

基于FPGA的CPU核及其虚拟平台的设计与实现

计算机中央处理器模块:采用了A1tera公司的FPGA芯片及其MAXPLUSII集成软件设计了具有完整功能的CPIJ核; 2、数据存储与传输模块:一方面按照设计逻辑与CPU核建立数据通路,另一方面封装RAM和ROM
2024-01-31 22:20:02 下载 2 查看 4,501
www.eeworm.com

基于FPGA的DDS的研究设计与实现

一个典型的DDS系统应包括:相位累加器,可在时钟的控制下完成相位的累加(一般由ROM实现);DA转换电路,将数字形式的幅度码转换成模拟信号。
2024-02-21 04:40:01 下载 4 查看 8,889
www.eeworm.com

基于FPGA的数据控制与处理系统的研究

双端口RAM、只读ROM全部内置在FPGA芯片内部,使整个系统的数据交换和处理速度得以很大提高,合理地协调了资源和速度之间相互制约问题。
2024-03-25 14:30:01 下载 6 查看 8,333
www.eeworm.com

CH341系列编程器芯片usb转串口Altium Designer AD原理图库元件库

>CH362L              PCI Device / Slave only for RAM / Expansion ROM
2022-03-13 17:00:01 下载 5 查看 4,324
www.eeworm.com

高吞吐量LDPC码编码构造及其FPGA实现

基于生成矩阵的编码算法吞吐量高,但是需要较多的寄存器和ROM资源;基于迭代译码的编码算法实现简单,但是吞吐量不高,且不容易构造高性能的好码。
2013-07-26 13:00:02 下载 180 查看 1,184
www.eeworm.com

高吞吐量LDPC码编码构造及其FPGA实现.rar

基于生成矩阵的编码算法吞吐量高,但是需要较多的寄存器和ROM资源;基于迭代译码的编码算法实现简单,但是吞吐量不高,且不容易构造高性能的好码。
2023-10-02 22:50:01 下载 5 查看 1,181
www.eeworm.com

高吞吐量LDPC码编码构造及其FPGA实现

基于生成矩阵的编码算法吞吐量高,但是需要较多的寄存器和ROM资源;基于迭代译码的编码算法实现简单,但是吞吐量不高,且不容易构造高性能的好码。
2024-02-19 09:40:01 下载 5 查看 2,664
www.eeworm.com

电力资料100题

style="font-size: 9pt">  3变压器在电力系统中的主要作用是什么
2013-11-07 17:44:01 下载 114 查看 1,090