找到约 1,042 条结果
www.eeworm.com

基于FPGA的OFDM基带系统研究.rar

结果表明,采用16位数据总线可达到理想的精度。 最后,采用串口通信的方式对基带系统进行了验证。通过串口通信从功能上表明该系统确实可行。
2023-09-26 20:20:02 下载 10 查看 9,957
www.eeworm.com

基于FPGA的光接收机数据恢复电路的设计与实现.rar

基于时钟延迟的过采样数据恢复电路方案,通过测试验证,其最高恢复的数据传输率可达到640Mb/s。
2023-10-02 13:00:01 下载 3 查看 4,607
www.eeworm.com

基于FPGADSP激光测距系统的研究.rar

在采用实时取样补偿技术的情况下,该测距方案的测距精度可达到毫米量级,该测距方案设计新颖,系统受环境因素影响较小,可在恶劣环境下进行短距离(一般小于15米)的测量。
2023-10-08 00:40:01 下载 3 查看 2,897
www.eeworm.com

卷积码在CDMA2000中的应用及其译码器FPGA实现

该译码器芯片具有可变的码率和帧长处理能力,可以运行于40MHZ系统时钟下,内部最高译码速度可达625kbps。
2024-01-22 15:20:01 下载 4 查看 3,402
www.eeworm.com

基于FPGADSP激光测距系统的研究

在采用实时取样补偿技术的情况下,该测距方案的测距精度可达到毫米量级,该测距方案设计新颖,系统受环境因素影响较小,可在恶劣环境下进行短距离(一般小于15米)的测量。
2024-02-20 15:50:01 下载 4 查看 558
www.eeworm.com

基于FPGA的光接收机数据恢复电路

基于时钟延迟的过采样数据恢复电路方案,通过测试验证,其最高恢复的数据传输率可达到640Mb/s。
2024-03-03 11:50:01 下载 2 查看 6,616
www.eeworm.com

SiC MOSFET为什么会使用4引脚封装

首先,请您大致讲一下4引脚封装具体是怎样的封装,采用这种封装的背景和目的是什么。首先,采用4引脚封装是为了改善SiCMOSFET的开关损耗。
2021-11-07 21:30:01 下载 1 查看 5,759
www.eeworm.com

matlab经典习题及解答

1.1 与其他计算机语言相比较,MATLAB语言突出的特点是什么

2022-08-12 20:30:02 下载 7 查看 4,159
www.eeworm.com

基于FPGA的Viterbi译码器设计与实现.rar

使用ModelSim SE6.0对各种模式的译码器进行全面仿真验证,Xilinx ISE8.2i时序分析报告表明译码器布局布线后最高译码速度可达200MHz。
2013-06-24 03:10:01 下载 33 查看 1,156
www.eeworm.com

SATA2.0硬盘加解密接口芯片数据通路的设计与FPGA实现.rar

SATA2.0是SATA的第二代标准,它规定在数据线上使用LVDS NRZ串行数据流传输数据,速率可达3Gb/s。
2013-04-24 16:38:21 下载 99 查看 1,142
www.eeworm.com

基于FPGA的变频调速控制系统设计与实现.rar

该系统能产生三相六路正弦脉宽调制(SPWM)波形;调制频率范围为0~4KHZ,分7级控制;16位的速度控制分辨率;载波频率分8级控制,最高可达24KHZ;系统接口兼容Intel系列和Motorola系列单片机
2013-07-05 17:30:01 下载 150 查看 1,113
www.eeworm.com

基于MCGS的凌阳单片机驱动程序的设计

除此之外SPCE061A 的最高时钟频率可达到49MHz,具有运算速度高的优势,这为语音的录制和播放提供了条件[4]。
2013-12-19 10:52:03 下载 199 查看 1,110
www.eeworm.com

IDAQ-8098-SW用户手册

,自适应 PID 控制(保存自适应的最佳参数供下次使用) 

◆ 8 个控温通道各自独立 PID 控制,对应于 8 个通道的热电偶输入 

◆ PID 采样周期可达

2021-12-09 08:30:01 下载 6 查看 7,306
www.eeworm.com

第三代短波通信协议的研究与实现

短波通信用于远距离通信时,仅需要较小的发射功率和适中的设备费用,它是唯不需要昂贵的地面或卫星设施即可达到全球覆盖的通信方式,因此,短波通信被广泛应用于政府、军事、外交、气象、商业等部门,用以传送语音、文字
2023-09-15 17:00:01 下载 10 查看 8,890
www.eeworm.com

基于FPGA的Viterbi译码器设计与实现.rar

使用ModelSim SE6.0对各种模式的译码器进行全面仿真验证,Xilinx ISE8.2i时序分析报告表明译码器布局布线后最高译码速度可达200MHz。
2023-09-27 09:30:01 下载 4 查看 5,537
www.eeworm.com

SATA2.0硬盘加解密接口芯片数据通路的设计与FPGA实现.rar

SATA2.0是SATA的第二代标准,它规定在数据线上使用LVDS NRZ串行数据流传输数据,速率可达3Gb/s。
2023-09-27 12:10:01 下载 2 查看 8,833
www.eeworm.com

基于FPGA的变频调速控制系统设计与实现.rar

该系统能产生三相六路正弦脉宽调制(SPWM)波形;调制频率范围为0~4KHZ,分7级控制;16位的速度控制分辨率;载波频率分8级控制,最高可达24KHZ;系统接口兼容Intel系列和Motorola系列单片机
2023-10-12 00:50:01 下载 9 查看 3,459
www.eeworm.com

ZLG51单片机宏汇编器的设计与实现

该汇编器在功能上与Keil公司的A51宏汇编器兼容,并且克服了A51等宏汇编器原有的不足:(1)能使用大块的注释;(2)宏体可传递64个参数,在一个宏里面定义的LOCAL标号可突破16个的限制,宏嵌套层数可达
2025-02-20 09:00:02 下载 9 查看 4,314
www.eeworm.com

AVR单片机技术原理

程序存储器擦写可达10000次以上,不会产生报废品。
2013-10-18 05:00:01 下载 151 查看 1,096
www.eeworm.com

FPGA那些事儿--TimeQuest静态时序分析REV7.0

两年前,编辑《时序篇》之际,笔者忽然对TimeQuest 产生兴趣,可是笔者当时却就连

时序是什么也不懂,更不明白时序有理想和物理之分,为此笔者先着手理想时序的研究。

2022-05-02 22:00:01 下载 11 查看 4,701
‹ 上一页 1 ... 43 44 45 46 47 48 49 50 51 52 53 下一页 ›