找到约 10,000 条结果
www.eeworm.com

基于FPGA技术的高性能AES_CBC算法的实现研究

在目前可查询的基于FPGA技术实现AESCBC的设计中,最快的加/解密速度达到700Mbps/400MHZ。
2013-05-29 19:40:01 下载 161 查看 1,112
www.eeworm.com

基于ARM和FPGA的嵌入式数控系统研究

本文以嵌入式数控系统为项目背景,研究设计了一种基于ARM和FPGA的嵌入式数控系统的方案。
2013-07-22 00:50:01 下载 129 查看 1,118
www.eeworm.com

基于DSP和FPGA的运动控制卡的研究与开发

目前,以数字信号处理器(DSP)和现场可编程门阵列(FPGA)为核心的运动控制卡已成为运动控制器的发展主流。
2013-08-01 23:30:02 下载 73 查看 1,138
www.eeworm.com

使用FPGA模拟实现8051单片机及其外设的功能

随着电子技术的发展,当前数字系统的设计正朝着速度快、容量大、体积小、重量轻的方向发展.FPGA以其功能强大,开发过程投资少、周期短,可反复修改,保密性能好,开发工具智能化等特点成为当今硬件设计的首选方式之一
2013-07-28 22:20:01 下载 185 查看 1,164
www.eeworm.com

椭圆曲线密码体制中标量乘法运算的优化和FPGA实现

主要针对有限域上的乘法运算进行了重要的改进,并对加法群中的标量乘运算的算法进行了分析、证明,以达到面积优化和快速执行的效果.具体设计中,采用硬件描述语言Verilog HDL,在Mentor Graphics公司出品的FPGA
2013-05-24 05:40:01 下载 65 查看 1,211
www.eeworm.com

现场可编程逻辑门阵列(FPGA)技术的应用研究

现场可编程逻辑门阵列(FPGA)具有开发周期短、成本小、风险低和现场可灵活配置等优点,可以在更短的时间实现更复杂的功能,使得基于FPGA的开发平台的研究成为工业界和学术界日益关注的问题.基于FPGA的高集成度
2013-04-24 16:38:34 下载 110 查看 1,108
www.eeworm.com

相关协议的FPGA和网络处理器上的实现

由于集成电路产业在中国的飞速发展,FPGA设计技术,作为一种灵活性很强的芯片设计技术,在国内得到广泛的应用.由于芯片的可升级性和开发自主知识产权芯片的必要性,在北京邮电大学宽带通信网络实验室开发的三层以太网交换机项目中
2013-07-08 15:30:01 下载 200 查看 1,123
www.eeworm.com

OFDMMIMO系统接收机关键技术研究与FPGA实现

本文对OFDM-MIMO通信系统接收机的关键技术--数字下变频,OFDM同步、解调进行了相关研究,在多天线接收板的XC2VP70-5FF1704芯片上,完成了数字下变频,OFDM同步和解调的FPGA设计与实现
2013-04-24 16:38:35 下载 40 查看 1,106
www.eeworm.com

高速FIR数字滤波器在FPGA上的实现

常用的实时数字信号处理的器件有可编程的数字信号处理(DSP)芯片(如AD系列、TI系列)、专用集成电路(ASIC)、现场可编程门阵列(FPGA)等。
2013-06-06 15:30:02 下载 118 查看 1,128
www.eeworm.com

基于FPGA的OFDM调制解调器的设计与实现

在综合了OFDM的系统架构和仿真分析之后,设计并实现了基于FPGA的OFDM调制解调系统。
2013-04-24 16:38:35 下载 89 查看 1,176
www.eeworm.com

扩频与解扩的关键技术研究和FPGA实现

FPGA以其功能强大,开发过程投资少、周期短,可反复修改,保密性能好,开发工具智能化等特点成为当今硬件设计的重要方式。
2013-05-26 14:40:01 下载 143 查看 1,066
www.eeworm.com

基于FPGA的RS码编译码器的设计与实现

,223)编码器和译码器,使用Modelsim软件进行了功能仿真,并通过Xilinx公司的软件ISE对设计进行综合、布局布线,最后生成可下载的比特流文件下载到Xilinx公司的型号为XC3S2000的FPGA
2013-08-01 13:30:01 下载 54 查看 1,106
www.eeworm.com

基于FPGA的I2C总线控制器的设计

本文利用Verilog HDL语言在FPGA上实现I<'2>C总线控制器的功能。首先,研究了I<'2>C总线的规范,又简要介绍了Quartus Ⅱ设计环境和设计方法,以及FPGA的设计流程。
2013-04-24 16:38:36 下载 129 查看 1,076
www.eeworm.com

基于FPGA的全同步数字频率计的设计

因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。
2013-04-24 16:38:37 下载 115 查看 1,105
www.eeworm.com

应用于十万门FPGA的全数字锁相环设计

在过去的十几年间,FPGA取得了惊人的发展:集成度已达到1000万等效门、速度可达到400~500MHz。随着FPGA的集成度不断增大,在高密度FPGA中,芯片上时钟的分布质量就变得越来越重要。
2013-07-06 11:40:01 下载 96 查看 1,112
www.eeworm.com

RS码、LDPC码级联编解码器的FPGA实现

差错控制编码技术是现代通信技术中的关键技术之一,在移动通信、数字电视、计算机存储等数据通信系统中得到了广泛应用。在信道条件恶劣的情况中,常采用纠错能力更强的级联编解码方法,进行差错控制。本课题以RS码、LDPC 码...
2013-05-25 21:20:01 下载 86 查看 1,106
www.eeworm.com

基于FPGA的数字频率计的设计与实现

介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码
2013-05-22 21:20:02 下载 134 查看 1,122
www.eeworm.com

基于FPGA的可编程m序列发生器的实现

· 摘要:  本文研究了由线性反馈移位寄存器(Linear Feedback Shift Registers,LFSR)生成m序列的原理,并对LFSR电路结构作了改进,利用基于现代DSP技术的DSP Builder软件,设计了一种周期、相位可调的m序列发生器.经调试与仿真,结果表明该方法硬件结构简单、开发周期短,为系统设计或测试带来很大的便利.  
2013-07-18 00:00:01 下载 73 查看 1,199
www.eeworm.com

FPGA的神经网络硬件实现中的关键问题研究

基于FPGA的神经网络硬件实现中的关键问题研究,适合用fpga研究神经网络的工程人员参考
2013-08-07 06:30:01 下载 25 查看 1,135
www.eeworm.com

快速了解FPGA/SOPC(可编程片上系统)开发的流程

作为一个简明的教程,主要宗旨是让初学者快速地了解FPGA/SOPC(可编程片上系统)开发的流程。
2013-08-09 08:30:01 下载 120 查看 1,149
‹ 上一页 1 ... 426 427 428 429 430 431 432 433 434 435 436 ... 500 下一页 ›