找到约 8,643 条结果
www.eeworm.com
//关闭声音
sounddelay0(s_min+i); //延长一段时间
// sounddelay0(10
2025-03-04 18:10:01
下载 3
查看 7,508
www.eeworm.com
10、需要注意的是,在巡航的时候一定要对路面情况要有预见性,发现情况时要提前解除巡航,并预踩刹车,防止刹车迟缓。
2025-03-22 21:50:01
下载 9
查看 3,414
www.eeworm.com
最后,分别采用50%,20%,10%三种占空比的取样脉冲序列进行了仿真,并比较分析了不同占空比的取样序列对取样结果和恢复结果的影响。
2025-05-30 16:50:01
下载 1
查看 9,575
www.eeworm.com
:36
第8讲、随机分析.rar
226.3M2017-11-02 18:36
第9讲、金融中的统计学及Python实现-revised.rar
227M2017-11-02 18:36
第10
2020-11-28 11:20:10
www.eeworm.com
16:17
08 使用树莓派学习Linux C语言开发.mp4
124.3M2020-03-03 16:17
09 使用树莓派学习脚本语言开发.mp4
132.6M2020-03-03 16:17
10
2021-04-15 17:09:47
www.eeworm.com
STEP
1001-5.STEP
1001-6.STEP
1001-7.STEP
1001-8.STEP
103_1KV.STEP
10X5JT.STEP
2021-11-21 15:00:01
下载 25
查看 5,388
www.eeworm.com
12bit ADC 12bit ADC12bit ADC12bit ADC12bit ADC12bit ADC,支持两通道采样 ,支持两通道采样 ,支持两通道采样 ,支持两通道采样 ,支持两通道采样 、2路 10
2022-05-11 17:00:01
下载 1
查看 7,693
www.eeworm.com
控制器及驱动器
VK1628 --- 通讯接口:STB/CLK/DIO 电源电压:5V(4.5~5.5V) 驱动点阵:70/52
共阴驱动:10
2020-03-18 14:22:31
查看 194
www.eeworm.com
控制器及驱动器
VK1628 --- 通讯接口:STB/CLK/DIO 电源电压:5V(4.5~5.5V) 驱动点阵:70/52
共阴驱动:10
2020-03-20 14:39:53
查看 79
www.eeworm.com
控制器及驱动器
VK1628 --- 通讯接口:STB/CLK/DIO 电源电压:5V(4.5~5.5V) 驱动点阵:70/52
共阴驱动:10
2020-03-21 10:01:40
查看 148
www.eeworm.com
控制器及驱动器
VK1628 --- 通讯接口:STB/CLK/DIO 电源电压:5V(4.5~5.5V) 驱动点阵:70/52
共阴驱动:10
2020-03-24 09:09:17
下载 1
查看 118
www.eeworm.com
控制器及驱动器
VK1628 --- 通讯接口:STB/CLK/DIO 电源电压:5V(4.5~5.5V) 驱动点阵:70/52
共阴驱动:10
2020-03-26 10:33:04
查看 179
www.eeworm.com
控制器及驱动器
VK1628 --- 通讯接口:STB/CLK/DIO 电源电压:5V(4.5~5.5V) 驱动点阵:70/52
共阴驱动:10
2020-03-28 09:03:57
查看 195
www.eeworm.com
**********************/
/*
void display()
{
uchar i;
for(i=0;i<8;i++)
{
P0=dofly[disp_date%10
2016-07-02 08:58:07
下载 1
查看 146
www.eeworm.com
通过对编码和解码算法的充分理解,本人使用Verilog HDL语言对算法进行了RTL描述,在Altera公司Cyclone系列FPGA平台上面实现了编码和解码算法.
2013-07-01 03:00:02
下载 43
查看 1,104
www.eeworm.com
通过对编码和解码算法的充分理解,本人使用Verilog HDL语言对算法进行了RTL描述,在Altera公司Cyclone系列FPGA平台上面实现了编码和解码算法.
2023-06-16 14:10:04
下载 9
查看 8,608
www.eeworm.com
在实验中采用Altera公司的低成本FPGA Cyclone Ⅱ系列的EP2C8QC208作为硬件平台,该电路的时钟频率为20MHz。
2023-06-27 17:00:17
下载 3
查看 9,243
www.eeworm.com
论文以Altera公司的Cyclone Ⅱ系列EP2C8Q208为核心芯片,构建基于FPGA的SOPC嵌入式硬件平台,并以此平台为基础深入研究SOPC嵌入式系统的硬件设计和软件开发方法,详细测试和验证系统存储模块和外围模块
2023-06-29 05:20:03
下载 8
查看 4,449
www.eeworm.com
本方案的核心芯片是采用ALTERA公司的Cyclone II系列FPGA,EP2C50208C8。
2023-09-15 01:30:02
下载 8
查看 7,879
www.eeworm.com
论文以Altera公司的Cyclone Ⅱ系列EP2C8Q208为核心芯片,构建基于FPGA的SOPC嵌入式硬件平台,并以此平台为基础深入研究SOPC嵌入式系统的硬件设计和软件开发方法,详细测试和验证系统存储模块和外围模块
2023-09-23 21:40:01
下载 10
查看 6,512