找到约 7,690 条结果
www.eeworm.com
2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。
2016-03-14 20:32:01
下载 62
查看 1,115
www.eeworm.com
本章主要介绍Verilog语言的基本语法和典型的应用实例,关于VHDL和System C的使用可参考相关文献,限于篇 幅,本书不对它们展开分析。
2022-03-25 17:30:02
下载 14
查看 351
www.eeworm.com
本论文从自适应滤波器研究的重要意义入手,介绍了线性自适应滤波器的基本原理、算法及设计方法,对几种基于最小均方误差准则或最小平方误差准则的自适应滤波器算法进行研究,最终基于一改近的LMS算法设计复数自适应滤波器,并以VHDL
2023-06-24 09:50:06
下载 5
查看 1,676
www.eeworm.com
最后在Xilinx ISE8.2软件集成环境下,通过调用Xilinx提供的IP核,并与VHDL语言相结合,完成了基于FPGA的软件编程和测试。
2023-06-27 05:10:42
下载 6
查看 2,020
www.eeworm.com
从扩频信号捕获的角度出发,利用仿真数据,针对自适应天线阵抗干扰滤波和捕获进行Matlab仿真,研究分析不同的抗干扰滤波方案对扩频信号捕获产生的影响,确定FPGA设计方案,在ISE中将设计方案实现为具体的VHDL
2023-09-29 00:30:02
下载 10
查看 6,530
www.eeworm.com
最后,采用VHDL 硬件描述语言对系统进行了设计与实现。文中对位定时同步以及CIC滤波器的可变速设计做了创新与改进。
2023-10-04 01:40:01
下载 5
查看 6,416
www.eeworm.com
主要包括采用了FPGA 芯片,使用VHDL 语言进行编程,使其具有了更强的移植性,更加利于产品升级;利用LCD 液晶显示取代了传统的LED显示,使其在显示时更灵活多变,可以按需要改变显示内容而不拘泥于硬件
2023-10-07 20:00:02
下载 1
查看 9,349
www.eeworm.com
研究了椭圆曲线数字签名算法的FPGA的实现:以基本的数论理论、抽象代数和复杂度理论为依据,结合信息论、密码学的一些知识以及一些具体的相关算法,确定了ECDSA的硬件实现方案:按照层次化、模块化的设计思想,采用硬件描述语言VHDL
2024-01-26 04:40:02
下载 8
查看 6,123
www.eeworm.com
最后,采用VHDL 硬件描述语言对系统进行了设计与实现。文中对位定时同步以及CIC滤波器的可变速设计做了创新与改进。
2024-02-01 07:20:02
下载 6
查看 3,888
www.eeworm.com
主要包括采用了FPGA 芯片,使用VHDL 语言进行编程,使其具有了更强的移植性,更加利于产品升级;利用LCD 液晶显示取代了传统的LED显示,使其在显示时更灵活多变,可以按需要改变显示内容而不拘泥于硬件
2024-03-05 14:40:01
下载 10
查看 6,047
www.eeworm.com
时钟透传技术白皮书
-2019-11-13 16:37
华为专利——一种将异步时钟域转换成同步时钟域的方法
-2019-11-13 16:37
华为coding style
-2019-11-13 16:37
华为VHDL
2021-01-22 17:36:49
www.eeworm.com
为了保证该设计的可靠性,首先是进行编译码的算法验证;其次通过在FPGA的集成设计环境QuartusⅡ软件中完成HDB3码的编译、综合、仿真等步骤,通过下载电缆下载到特定的FPGA芯片上,用逻辑分析仪进行时序仿真
2013-05-26 05:20:01
下载 53
查看 1,154
www.eeworm.com
设计中,通过QuartusⅡ、ModelSim和Protel 99等电子设计自动化开发工具完成了一个高性能嵌入式软硬件系统的设计及仿真验证;采用了实用小巧的嵌入式实时操作系统μC/OS-Ⅱ,为应用系统的实时性提供了保证
2013-07-22 00:50:01
下载 129
查看 1,118
www.eeworm.com
整个设计利用ALTERA公司提供的QUARTUSⅡ4.0开发软件,采用先进的层次化设计思想,使用一片FPGA芯片完成了整个FFT处理器的电路设计。
2013-07-01 15:00:01
下载 66
查看 1,101
www.eeworm.com
首先介绍了语音编码研究的发展状况以及低速率语音编码研究的意义,接着在对MELP算法进行深入分析的基础上,提出了利用DSP Builder在Matlab中建模的思路及实现过程,最后本文把重点放在MELP声码器的编解码器设计上,利用DSP Builder、QuartusⅡ
2013-06-02 13:50:01
下载 55
查看 1,120
www.eeworm.com
根据FPGA的高速并行处理能力和全硬件实现的特点,采用直接序列扩频技术,借助QuartusⅡ6.0及Protel99se工具,完成了系统的软件仿真和硬件电路设计。
2013-05-18 00:00:01
下载 29
查看 1,174
www.eeworm.com
为了保证该设计的可靠性,首先是进行编译码的算法验证;其次通过在FPGA的集成设计环境QuartusⅡ软件中完成HDB3码的编译、综合、仿真等步骤,通过下载电缆下载到特定的FPGA芯片上,用逻辑分析仪进行时序仿真
2013-04-24 16:38:36
下载 150
查看 1,144
www.eeworm.com
最后使用QuartusⅡ将整个系统工程文件综合、布局布线。在察看时序报告无误后,将系统配置文件下载至FPGA开发板中。
2013-08-05 06:50:01
下载 98
查看 1,139
www.eeworm.com
2018-10-31 20:10:24
下载 1
查看 106
www.eeworm.com
大体来说有两类:一是,step
by step的指导如何操作Quartus软件,这类方法的优点是上手快,但却有知其然
不知其所以然之惑
2022-08-11 02:10:01
下载 3
查看 7,460