找到约 7,690 条结果
www.eeworm.com
为此,本文利用VHDL语言对数据传输系统中的HDB3编码器进行了设计。
2017-08-02 10:25:02
下载 151
查看 1,103
www.eeworm.com
设计采用VHDL语言描述,并使用电子设计自动化(EDA)工具进行了模拟和验证。
2023-11-01 01:20:01
下载 8
查看 7,869
www.eeworm.com
确定在关键方程的计算中采用一种新改进的BM算法,然后提出了基于复数基的有限域快速并行乘法器和利用幂指数相减进行除法计算的有限域除法器,通过这些优化方法提高了RS译码器的速度,减少了译码延时和硬件资源使用,最后利用VHDL
2023-11-01 04:30:01
下载 10
查看 9,945
www.eeworm.com
手册内容详尽地覆盖了从基础概念到高级应用的各个方面,包括但不限于FPGA架构解析、逻辑设计技巧、硬件描述语言(如VHDL/Verilog)编程指南等关键知识点。
2025-11-30 17:10:14
下载 3
查看 34
www.eeworm.com
通过研究此例程,您可以深入了解如何使用硬件描述语言(如VHDL或Verilog)来构建基本但重要的逻辑功能模块。此外,该示例还展示了良好的编程实践和优化技巧,有助于提高您的项目效率。
2025-11-30 21:56:54
下载 2
查看 23
www.eeworm.com
本文使用自顶向下的设计方法和RTL级的Vefilog硬件描述语言,采用MentorGraphics公司的ModelSim仿真系统和Altera公司的QuartusⅡ开发平台协同完成电路的功能仿真、静态时序分析
2023-10-04 20:00:01
下载 6
查看 5,350
www.eeworm.com
VERILOG串口 代码,包括UART_baudrate UART_rx UART_tx 三个逻辑模块QUARTUS 18.0工程源码,
2022-02-04 05:30:01
下载 2
查看 1,144
www.eeworm.com
同时,利用了ALTERA公司的FPGA芯片所支持的仿真软件QUARTUSⅡ 6.0对控制程序进行了仿真,验证了此设计的合理性;对系统的驱动程序和应用程序作了简述,并对系统存在的干扰作了分析,而且从硬件和软件两个方面进行了抗干扰设计
2023-10-04 08:00:01
下载 9
查看 6,870
www.eeworm.com
最后通过在Quartus Ⅱ下的仿真,验证了内交织模块和解内交织模块能够正确的实现交织和解交织,并且性能良好。
2023-10-11 20:30:02
下载 2
查看 1,935
www.eeworm.com
最后通过在Quartus Ⅱ下的仿真,验证了内交织模块和解内交织模块能够正确的实现交织和解交织,并且性能良好。
2023-12-29 10:40:01
下载 3
查看 5,459
www.eeworm.com
同时,利用了ALTERA公司的FPGA芯片所支持的仿真软件QUARTUSⅡ 6.0对控制程序进行了仿真,验证了此设计的合理性;对系统的驱动程序和应用程序作了简述,并对系统存在的干扰作了分析,而且从硬件和软件两个方面进行了抗干扰设计
2024-04-03 16:40:01
下载 7
查看 9,265
www.eeworm.com
他们的问题和关注点是什么?他们的担心是什么?他
们自己的要求,他们的行业或者国家的要求是什么?
2022-02-28 00:30:01
下载 9
查看 1,820
www.eeworm.com
内核模块到底是什么?模块是可以根据需要加载和卸载的代码段。它们扩展了内核的功能,而无需重新引导系统。例如。
2022-03-30 12:00:01
下载 5
查看 5,628
www.eeworm.com
第一章 RFID基础知识简介
1.1 RFID的定义
RFID是什么?
2022-06-22 04:50:02
下载 9
查看 3,366
www.eeworm.com
SPI是什么样的?
首先让我们来看看两个芯片之间的S P 1接口是如何连接的。
在两个芯片时间通讯时,SPl需要4条连线。
2022-06-26 03:50:02
下载 2
查看 8,590
www.eeworm.com
虽然现在PCB制造的工艺8mil已经不是什么问题,但我还是保险一直使用10mil。
2022-08-25 02:00:02
下载 3
查看 6,012
www.eeworm.com
很多人都不了解是什么小编这边先插一句带大家来了解下PCB打样就是指印制电路板在批量生产前的试产,主要应用为电子工程师在设计好电路,并完成PCB之后,向工厂进行小批量试产的过程,即为PCB打样。
2022-09-05 14:20:01
下载 9
查看 8,942
www.eeworm.com
偶的电脑光驱坏了,所以
也读不出光盘里有什么东西,所以只能到处瞎摸,还是 ourdev 论坛好,嘿嘿,仔细看了几
个帖子,总算明白大概是什么样的开发环境了。
2022-09-14 09:10:02
下载 1
查看 9,156
www.eeworm.com
本文主要分析了DDS的基本原理及其输出频谱特点,并采用VHDL语言在FPGA上实现。对于DDS的输出频谱,一个较大的缺点是:输出杂散较大。针对这一缺点本文使用了两个方法加以解决。
2017-09-28 00:05:01
下载 97
查看 1,083
www.eeworm.com
简易数字频率计利用复杂可编程逻辑器件FPGA,VHDL编程将所有功能模块集成在一块芯片上。功能模块包括时基脉冲发生器、计数器、数据锁存器和显示电路4部分。
2022-09-26 11:00:05
下载 3
查看 6,910