找到约 10,000 条结果
www.eeworm.com
FPGA/CPLD下载方式 (ISP下载线接口电路)
2024-02-11 08:30:01
下载 1
查看 8,455
www.eeworm.com
介绍基于现场可编程门阵列(FPGA),利用VHDL 语言设计实现MMC2107 与SDRAM 接口电路。文中包括MMC2107 组成结构、SDRAM 存储接口结构和SDRAM 控制状态机的设计。
2024-02-11 18:00:01
下载 4
查看 7,194
www.eeworm.com
该课题通过对开放式数控技术的全面调研和对运动控制技术的深入研究,并针对国内运动控制技术的研究起步较晚的现状,结合激光雕刻领域的具体需要,紧跟当前运动控制技术研究的发展趋势,吸收了世界开放式数控技术和相关运动控制技术的最新成果,采纳了基于DSP和FPGA
2024-02-15 19:00:02
下载 3
查看 7,680
www.eeworm.com
经过对实验数据的对比分析,表明文中所提并行CRC算法的关键路径延迟和硬件面积都得到了优化,以Top-Down设计方法给出了一种HDLC协议控制器的设计方案,用VHDL语言进行了行为级描述,采用Xilinx公司的FPGA
2024-02-16 04:50:01
下载 2
查看 2,190
www.eeworm.com
我们综合考虑了系统性能要求,功能实现复杂度与系统资源利用率,选择了并行导频体制、串行滑动相关捕获方式、延迟锁相环跟踪机制、导频信道估计方案和相干解扩方式,并在Quartus软件平台上采用VHDL语言,在FPGA
2024-02-16 11:00:01
下载 7
查看 9,535
www.eeworm.com
FPGA在许多硬件实现中充当了很重要的角色,所以研究如何在FPGA上实现同步算法是非常具有实际意义的。 本文讨论了三步小区搜索的算法,仿真了其性能,并且对如何进行算法的FPGA移植展开了深入的讨论。
2024-02-16 12:40:01
下载 2
查看 9,115
www.eeworm.com
同时文中对降低峰均比的FPGA设计与实现过程进行了详细的说明,此外本文还搭建了基于MATLAB语言的降低峰均比的OFDM链路定点仿真平台,对影响峰均比的一些关键参数进行了仿真比较,确定在OFDM系统中降低峰均比的最佳参数
2024-02-16 19:00:02
下载 7
查看 1,853
www.eeworm.com
译码方法和迭代译码思想; 第二部分研究了多重级联奇偶校验码的编码和译码方法,深入探讨和分析了两种的编译码结构以及对应的MAP和Max-Iog-MAP迭代译码算法; 第三部分着重研究了多重级联奇偶校验码的FPGA
2024-02-19 06:40:01
下载 7
查看 10,001
www.eeworm.com
最后,用Verilog语言对所设计的CABAC解码器进行了描述,用EDA软件对其进行了仿真,并在FPGA上验证了其功能,结果显示,该CABAC解码器结构显著提高了解码效率,能够满足高档次实时通讯的要求。
2024-02-20 03:30:01
下载 5
查看 3,271
www.eeworm.com
介绍了一种不完全微分的PID 控制器在FPGA 上实现的方法。首先对不完全微分PID
控制的原理和设计中使用的算法进行分析,然后,用MATLAB 针对特定的被控对象模型进行仿真实验,获得了比较理
2024-02-20 16:30:02
下载 5
查看 4,612
www.eeworm.com
在64位全定制嵌入式CPU设计过程中,使用了多种验证技术和方法,并将FPGA验证作为ASIC验证的重要补充,加强了设计正确的可靠性。
2024-02-21 09:10:01
下载 2
查看 7,699
www.eeworm.com
本文以DS/SS接收机为基础,围绕相关的理论和技术,开展了载波跟踪技术FPGA实现的研究。
2024-02-21 10:00:01
下载 10
查看 3,927
www.eeworm.com
结果表明,当使用Altera公司MERCURY系列EPlM350F780C5型FPGA器件时,本文设计的方案能够在80M时钟频率下正确完成8×8的二维DCT的逻辑运算。
2024-02-21 11:10:01
下载 5
查看 9,995
www.eeworm.com
FPGA拥有灵活性的优点,可以随时更改设计,并可以立即在芯片中得到结果。其开发过程投资小,开发周期短,并且有强大的开发工具支持,容易上手。FPGA芯片的逻辑门达到上百万,有的还内嵌了CPU。
2024-02-21 18:30:02
下载 4
查看 1,664
www.eeworm.com
本网关采用ARM 微处理器和FPGA 数据处理单元相结合的方法,实现协议转换、OSPF 协议包处
2024-02-24 06:10:01
下载 2
查看 9,625
www.eeworm.com
文章首先对总线的硬件冗余方式进行研究,提出一种基于FPGA的全冗余总线结构,还提出了一种集成于CAN总线IP内的动态优先级提升算法来对报文进行调度,用极小的开销,避免了网络通信繁忙时,优先级低的报文出现
2024-03-03 04:40:02
下载 2
查看 3,931
www.eeworm.com
逻辑综合是FPGA支持软件中关键的一个优化步骤,其优化结果直接影响了后续的布局布线等操作的性能。针对此问题,本文从工艺无关和工艺相关两个方面对逻辑综合方法进行了研究与设计。
2024-03-03 18:40:01
下载 5
查看 8,495
www.eeworm.com
本课题以构建家庭电力载波通信网络为目标,首先,以两块Cyclone系列FPGA开发板为基础,分别作为发送单元和接收单元,构建了系统的硬件开发平台;以QuartusⅡ 7.2为开发环境,运用Verilog
2024-03-04 00:10:01
下载 4
查看 3,253
www.eeworm.com
通过采用FPGA/EDA技术,对通信卡的PCI接口、E1接口、外部逻辑电路进行集成,并利用目前通用计算机强大的数字信息处理能力,可大大简化CTI硬件的设计,降低制造成本,提高系统可靠性。
2024-03-04 11:10:01
下载 3
查看 3,640
www.eeworm.com
其中,现场可编程门阵列FPGA用于嵌入式视频图像处理有其独特优势。
2024-03-04 11:50:01
下载 2
查看 506