找到约 7,690 条结果
www.eeworm.com
在FPGA平台上实现了一种温度模糊控制器,首先对模糊控制系统的思想和工作原理进行了分析,然后使用Quartus ii和modelsim对整个系统进行设计和仿真,最后在FPGA
2013-10-18 15:36:01
下载 100
查看 1,078
www.eeworm.com
#8226 • • • • • • • • • • • • •
2, Quartus
2013-12-20 14:52:19
下载 195
查看 1,066
www.eeworm.com
最后利用QUARTUS 内部的嵌入式逻辑分析仪(SignalTap ii)可以观察到被采集到的信号并且对数据的有效位数及性能进行简略分析。
2022-11-21 06:10:02
下载 4
查看 1,932
www.eeworm.com
针对全数字正交幅度(QAM)调制技术在数字微波通信系统中的应用,以64QAM为例提出了一种全数字实现的调制系统结构方案,基于Quartus II及Matlab软件开发平台,用原理图和Verilog HDL
2023-05-01 21:50:03
下载 1
查看 285
www.eeworm.com
、DSP Builder 、QUARTUS II 、ModelSim等EDA 工具联合设计。
2024-12-07 06:50:01
下载 8
查看 5,873
www.eeworm.com
that designers need to know, and no more.Covering system and component aspects, design verification, VHDL
2013-11-04 19:04:01
下载 33
查看 1,061
www.eeworm.com
注1: 含有不可综合语句,请自行修改
注2: 一些PLD只允许I/O口对外三态,不支持内部三态,使用时要注意
注3: 设计RAM的最好方法是利用器件厂家提供的软件自动生成RAM元件,并在VHDL
2016-05-03 20:04:02
下载 139
查看 1,072
www.eeworm.com
此代码实现不同图像颜色制式之间的相互转换,如XYZ<->RGB, 不同标准的RGB<->RGB 以及RGB<->YCbCr之间的转换,包内含有matlab仿真代码m文件、VHDL
2016-05-26 10:54:02
下载 182
查看 1,094
www.eeworm.com
Lattice 超精简8位软核CPU--Mico8,开放所有源代码,包括VHDL,编译器,支持GCC编译器。可在Lattice所有FPGA和MachXO 器件上使用。本例包含示例和说明文档。
2017-01-03 20:38:01
下载 120
查看 1,323
www.eeworm.com
本课程设计主要内容是基于VHDL语言并利用数控分频器设计硬件电子琴,利用GW48作为课程开发硬件平台,键1至键8设计为电子琴键。某一个LED显示当前的按键的音节数。
2017-09-23 20:42:02
下载 181
查看 1,229
www.eeworm.com
本书主要内容包括Altium Designer 14概述、电路原理图设计、元器件图的绘制、层次原理图设计、项目编译与报表输出、元器件封装、印制电路板设计、电路仿真、信号完整性分析、VHDL语言的设计
2022-10-06 21:50:02
下载 2
查看 4,953
www.eeworm.com
下面我们介绍分频器的VHDL描述,在源代码中完成对时钟信号CLK的
2023-11-15 17:20:01
下载 1
查看 6,949
www.eeworm.com
在交流伺服驱动系统概念的基础上,提出了基于ACTEL现场可编程逻辑器件APA300的光电编码器与光栅尺信号处理电路设计原理,该电路由4倍频细分、辨向电路、计数电路组成,信号处理模块通过VHDL语言实现。
2023-12-04 13:20:01
下载 9
查看 9,917
www.eeworm.com
本论文将根据数控网络的这些特点,详细介绍如何在物理层,用VHDL 语
2023-12-28 04:50:01
下载 5
查看 5,265
www.eeworm.com
以IIR 数字滤波器的基本理论为依据,利用查找表结构确定了IIR 高速数字滤波器的硬件实现方案,按照层次化、模块化的设计思路,使用VHDL 硬件描述语言,采用高密度可编程逻辑器件进行了高速IIR 滤波
2024-04-09 23:00:02
下载 7
查看 6,614
www.eeworm.com
采用有限状态机对接收器模块和发送器模块进行了设计,所有功能的实现全部采用VHDL进行
2024-04-10 21:00:01
下载 8
查看 668
www.eeworm.com
本文以符号多项式理论为基础,从理论上论证了任意长度比特组合的CRC校验码的并行算法,提出了并行CRC计算的数学模型,并且以8位二进制序列(即一个字节)为例,介绍了利用此数学模型计算校验码的方法,最后给出了与此算法相对应的VHDL
2013-06-09 09:20:01
下载 164
查看 1,096
www.eeworm.com
本文以符号多项式理论为基础,从理论上论证了任意长度比特组合的CRC校验码的并行算法,提出了并行CRC计算的数学模型,并且以8位二进制序列(即一个字节)为例,介绍了利用此数学模型计算校验码的方法,最后给出了与此算法相对应的VHDL
2024-02-16 04:50:01
下载 2
查看 2,190
www.eeworm.com
论文设计的最后部分是利用Altera公司Cyclone系列FPGA芯片EP1C6F256C6和EPCS4配置芯片设计设计SD转换器,在QuartusⅡ4.0下采用VHDL语言和逻辑电路图结合的设计方法,
2013-06-26 03:10:01
下载 123
查看 1,111
www.eeworm.com
最后在EP1S808956C6芯片上,应用ALTERA公司的FPGA开发工具QUARTUS 6.1,采用了国际标准的硬件描述语言—VHDL语言和框图设计,对此算法给予硬件实现。
2023-06-09 16:40:18
下载 1
查看 9,317