找到约 7,690 条结果
www.eeworm.com
基于VHDL语言实现FPGA对DAC0832的高效控制,采用同步时序设计确保信号稳定性,适用于数字模拟转换场景。
2026-01-29 09:38:52
下载 1
查看 42
www.eeworm.com
介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码
2013-05-22 21:20:02
下载 134
查看 1,122
www.eeworm.com
最后通过Quartus II 软件给出仿真结果,验证了理论的正确性。
2017-04-04 20:28:02
下载 108
查看 1,065
www.eeworm.com
2016-11-07 15:17:21
下载 1
查看 19
www.eeworm.com
本程序经过验证能用,可以用于Quartus或者ISE编译仿真。
2023-03-31 06:00:02
下载 7
查看 7,723
www.eeworm.com
介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码
2023-06-08 18:00:31
下载 2
查看 8,491
www.eeworm.com
程序在 Quartus II 6.1 仿真出波形,在Altera 的EP1K30TC144-3 硬件板上实现。
2025-12-25 14:53:23
下载 3
查看 60
www.eeworm.com
具体内容包括:eda开发概述、altera quartus ii开发流程、altera quartus ii开发向导、vhdl语言、基本逻辑电路设计、宏模块、lpm函数应用、基于fpga的dsp开发设计
2013-10-29 15:56:01
下载 40
查看 1,367
www.eeworm.com
具体内容包括:eda开发概述、altera quartus ii开发流程、altera quartus ii开发向导、vhdl语言、基本逻辑电路设计、宏模块、lpm函数应用、基于fpga的dsp开发设计
2015-01-01 20:09:01
下载 196
查看 1,078
www.eeworm.com
《CPLD_FPGA的数字通信系统建模与设计》,运用VHDL语言详细介绍了数字通信系统的建模与设计,如HDB3码的编写
2013-06-11 20:20:01
下载 102
查看 1,131
www.eeworm.com
包括USB,PCI,I2C,UTRN,SPI等多种接口的VHDL代码。
2013-08-31 08:30:04
下载 191
查看 1,233
www.eeworm.com
内有LED译码器,汉明纠错译码器,地址译码器,最高优先译码器,双2-4译码器等VHDL的源代码
2015-04-15 10:38:03
下载 47
查看 1,062
www.eeworm.com
收集了很多好的风格及代码的指导准则供参考,遵守这些代码风格及代码指导准则可以提高VHDL程序的可读性,且易于修改。
2015-07-03 20:19:01
下载 71
查看 1,058
www.eeworm.com
本书通过100个实例,详细介绍便件描述语言vHDL的各种语法现象及其在专用集成电路(AHc)设计蝴还中的使用方法。
2014-01-17 07:37:01
下载 92
查看 1,072
www.eeworm.com
包括USB,PCI,I2C,UTRN,SPI等多种接口的VHDL代码。
2014-08-24 10:30:03
下载 72
查看 1,113
www.eeworm.com
txt文档中含源代码,直接粘成vhdl即可
2015-11-29 00:12:01
下载 135
查看 1,125
www.eeworm.com
用quartusII编写的,基于vhdl语言的按键加法器,从0到11,也可通过拨码开关控制,从11到0,加入了键盘防手抖。
2014-01-07 23:06:10
下载 190
查看 1,055
www.eeworm.com
用quartusII编写的,基于vhdl语言的按键加法器,从0到11,也可通过拨码开关控制,从11到0,加入了键盘防手抖。-
2013-12-23 18:26:21
下载 23
查看 1,053
www.eeworm.com
用quartusII编写的,基于vhdl语言的按键加法器,从0到11,也可通过拨码开关控制,从11到0,加入了键盘防手抖。
2016-01-03 20:24:01
下载 126
查看 1,068
www.eeworm.com
利用等精度测量原理,通过FPGA运用VHDL编程设计一个数字式频率计 设计具有较高的实用性和可靠性
2016-03-13 10:22:01
下载 33
查看 1,086