找到约 6,080 条结果
www.eeworm.com
@@ 5.完成了激光打印机逻辑控制系统的软件设计与实现,采用Verilog硬件描述语言在Quartus Ⅱ 6.0软件平台下进行开发,对逻辑控制系统进行了仿真及调试。
2023-09-27 02:40:01
下载 5
查看 891
www.eeworm.com
本论文中所有的仿真都是在ISE6.2中编写测试文件,调用ModelSim SE6.0实现仿真。在实现各子系统仿真测试基础之上,使用XST进行系统综合,成功地得到了FH-OFDM混合调制仿真波形。
2023-09-27 04:50:01
下载 8
查看 5,958
www.eeworm.com
,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为SCI串行通信接口编写WinXP下的驱动程序,用VC++6.0
2023-09-30 14:00:01
下载 7
查看 8,696
www.eeworm.com
该论文首先从离散事件系统仿真原理出发,通过四种仿真策略的比较,确定采用进程交互法实现仿真钟的管理.并以此确定整个程序的时间管理.然后,该文介绍了单片机系统仿真软件的功能.它是以Windows为操作平台,利用VB6.0
2025-01-15 21:10:01
下载 8
查看 5,075
www.eeworm.com
Altium.Designer.6.0.中文手册.
10. PCB封装库命名的细规则.
11. PCB入门大全很棒的.
12. PCB图设计技巧.
13.
2015-04-23 15:10:54
下载 11
查看 9,818
www.eeworm.com
最后在VC++6.0环境下,应用Windows Sockets套件接口开发显示界面对底层采集的数据分类显示。
2013-06-28 03:50:01
下载 88
查看 1,225
www.eeworm.com
同时在ModelSim SE6.1d软件下进行了系统功能仿真,并且在Altera公司的FPGA设计软件QuartusⅡ6.0下进行了系统时序仿真。
2013-07-10 05:30:01
下载 76
查看 1,137
www.eeworm.com
VerilogHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为PCI软核编写WinXP下的驱动程序,用VC++6.0
2013-04-24 16:38:21
下载 148
查看 1,157
www.eeworm.com
使用ModelSim SE6.0对各种模式的译码器进行全面仿真验证,Xilinx ISE8.2i时序分析报告表明译码器布局布线后最高译码速度可达200MHz。
2013-06-24 03:10:01
下载 33
查看 1,156
www.eeworm.com
再编程,使用户的产品设计容易,更新换代方便.AVR单片机采用增强的RISC结构,使其具有高速处理能力,在一个时钟周期内可执行复杂的指令,每MHz可实现1MIPS的处理能力.AVR单片机工作电压为2.7~6.0V
2014-12-27 20:33:01
下载 188
查看 1,082
www.eeworm.com
本书内容丰富、实用性强,许多代码可以直接应用到工程项目中,它适合于 Visual C++6.0的初学者和使用vsua1C++从事开发的程序员使用,对于具有一定 Visualc++编程经验的读者
2022-03-30 10:30:02
下载 5
查看 4,524
www.eeworm.com
本书内容丰富、实用性强,许多代码可以直接应用到工程项目中,它适合于 Visual C++6.0的初学者和使用vsua1C++从事开发的程序员使用,对于具有一定 Visualc++编程经验的读者
2022-03-30 11:00:02
下载 4
查看 5,668
www.eeworm.com
本书以 Visual Basic6.0 中文版为背景编写,从初学者的角度,在介绍VB串口通信基本概念、串口连接线的制作以及
MSComm 串口通信控件的某础上,主要列举典型测控应用实例
2022-07-09 07:20:02
下载 11
查看 1,110
www.eeworm.com
最后在VC++6.0环境下,应用Windows Sockets套件接口开发显示界面对底层采集的数据分类显示。
2023-06-29 07:10:06
下载 9
查看 4,418
www.eeworm.com
最后在VC++6.0环境下,应用Windows Sockets套件接口开发显示界面对底层采集的数据分类显示。
2023-09-24 10:30:01
下载 6
查看 8,908
www.eeworm.com
同时在ModelSim SE6.1d软件下进行了系统功能仿真,并且在Altera公司的FPGA设计软件QuartusⅡ6.0下进行了系统时序仿真。
2023-09-26 12:40:02
下载 2
查看 5,113
www.eeworm.com
VerilogHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为PCI软核编写WinXP下的驱动程序,用VC++6.0
2023-09-26 18:20:01
下载 8
查看 666
www.eeworm.com
使用ModelSim SE6.0对各种模式的译码器进行全面仿真验证,Xilinx ISE8.2i时序分析报告表明译码器布局布线后最高译码速度可达200MHz。
2023-09-27 09:30:01
下载 4
查看 5,537
www.eeworm.com
6. wince平台evc实现的全屏.
7. 数控仿真与网络控制系统(雏形).
8. Interface 4x4 matrix keypad with 8051 IO.
2015-04-24 09:50:55
下载 17
查看 4,903
www.eeworm.com
对其基本要求是什么?
2013-10-09 20:28:01
下载 113
查看 1,150