找到约 5,556 条结果
www.eeworm.com
VIP专区-嵌入式/单片机编程源码精选合集系列(12)资源包含以下内容:
1. verilog 例子.
2015-04-24 09:50:55
下载 57
查看 6,493
www.eeworm.com
用硬件描述语言Verilog对FPGA进行了编程,并给出了相关的仿真波形。MATLAB仿真结果表明,本文研究的调速系统的矢量控制算法是成功的,并实现了对电机的高性能控制。
2013-07-09 14:30:02
下载 184
查看 1,189
www.eeworm.com
收发系统均是在Ouartus Ⅱ 8.0环境下,通过编写Verilog HDL代码和调用Altera IP core加以实现。
2013-04-24 16:38:21
下载 178
查看 1,205
www.eeworm.com
将CCD技术应用于位置测量可以实现高精度和非接触测量的要求;运用FPGA实现CCD芯片的驱动具有速度快、稳定高等优点:模数转换之后的数据没有采用专用存储芯片进行存储,而采用FPGA硬件开发平台和Verilog
2013-06-08 04:40:01
下载 74
查看 1,144
www.eeworm.com
所有模块用Verilog语言设计,由Modelsim仿真和集成开发环境ISE9.1综合。仿真与综合结果表明,系统时钟频率最高达到106.7MHz。该设计在完成功能的基础上,能够较好地满足实时性要求。
2013-07-21 20:50:01
下载 27
查看 1,132
www.eeworm.com
用硬件描述语言Verilog对FPGA进行了编程,并给出了相关的仿真波形。MATLAB仿真结果表明,本文研究的调速系统的矢量控制算法是成功的,并实现了对电机的高性能控制。
2023-09-09 10:30:01
下载 8
查看 140
www.eeworm.com
本文整个的设计均使用Verilog HDL硬件描述语言进行RTL级代码的编写,并通过VCS软件进行功能仿真,使用Verdi软件对仿真波形进行检查以及代码优化。
2023-09-13 10:10:01
下载 10
查看 3,370
www.eeworm.com
收发系统均是在Ouartus Ⅱ 8.0环境下,通过编写Verilog HDL代码和调用Altera IP core加以实现。
2023-09-26 21:20:01
下载 1
查看 2,957
www.eeworm.com
对以上设计,采用Verilog HDL语言实现它们的RTL级的设计,并且在Modelsim环境下建立测试平台,完成了仿真验证。
2023-09-29 01:00:01
下载 3
查看 1,511
www.eeworm.com
在确定系统方案后,采用verilog硬件描述语言进行FPGA的设计,完成了串口收发驱动模块,DDR-SDRAM控制模块,图像畸变校正模块等各个模块设计,实现了各个模块的逻辑功能。
2023-09-29 23:20:01
下载 9
查看 4,717
www.eeworm.com
将CCD技术应用于位置测量可以实现高精度和非接触测量的要求;运用FPGA实现CCD芯片的驱动具有速度快、稳定高等优点:模数转换之后的数据没有采用专用存储芯片进行存储,而采用FPGA硬件开发平台和Verilog
2023-10-01 06:10:01
下载 6
查看 1,458
www.eeworm.com
DVB-T系统中OFDM的设计与其基于FPGA的实现,通过对各种FFT算法例如:Radix-2、Radix-4、分裂基、WFTA等的分析比较,选择了适合于FPGA实现的Radix-22n+1算法,运用verilog
2023-10-06 06:40:01
下载 1
查看 4,528
www.eeworm.com
在本视频采集系统中,I2C总线的实现用了两种方法:硬件描述语言Verilog HDL和现在最流行的嵌入式软核NiosⅡ。通过实验结果对这两种方法的效率做出了对比。
2023-10-13 03:40:02
下载 8
查看 7,290
www.eeworm.com
.在CTI领域应用很广,尤其适合于从传输到交换连接.如果外围增加微控制器与之配合又可实现大规模的时隙交换,在语音应用方面又有非常广阔的应用前景.该芯片FPGA设计方案采用自顶向下法,其文本设计文件采用Verilog
2023-12-29 04:00:01
下载 2
查看 6,932
www.eeworm.com
DVB-T系统中OFDM的设计与其基于FPGA的实现,通过对各种FFT算法例如:Radix-2、Radix-4、分裂基、WFTA等的分析比较,选择了适合于FPGA实现的Radix-22n+1算法,运用verilog
2023-12-29 14:10:01
下载 6
查看 1,080
www.eeworm.com
将CCD技术应用于位置测量可以实现高精度和非接触测量的要求;运用FPGA实现CCD芯片的驱动具有速度快、稳定高等优点:模数转换之后的数据没有采用专用存储芯片进行存储,而采用FPGA硬件开发平台和Verilog
2024-04-14 23:00:01
下载 7
查看 9,070
www.eeworm.com
所有模块用Verilog语言设计,由Modelsim仿真和集成开发环境ISE9.1综合。仿真与综合结果表明,系统时钟频率最高达到106.7MHz。该设计在完成功能的基础上,能够较好地满足实时性要求。
2024-04-15 20:40:01
下载 8
查看 1,013
www.eeworm.com
用verilog编写的多功能数字钟.
18. GAPI for Pocket PC, supports a lot of brands..
19.
2015-04-24 09:50:55
下载 11
查看 8,226
www.eeworm.com
通过对编码和解码算法的充分理解,本人使用Verilog HDL语言对算法进行了RTL描述,在Altera公司Cyclone系列FPGA平台上面实现了编码和解码算法.
2013-07-01 03:00:02
下载 43
查看 1,104
www.eeworm.com
通过对编码和解码算法的充分理解,本人使用Verilog HDL语言对算法进行了RTL描述,在Altera公司Cyclone系列FPGA平台上面实现了编码和解码算法.
2023-06-16 14:10:04
下载 9
查看 8,608