找到约 746 条结果
www.eeworm.com
“这是什么意思?”;“为什么这样?”;“若这样变一下,则会怎样?”……
及时收集问题,重点解决。
2014-01-05 07:58:09
下载 77
查看 1,077
www.eeworm.com
官方网址:http://www.168ee.com.cn/soft
演示网址:http://www.80088.cn/guestbook
下载网址:http://down.168ee.com/guestbook.rar
2015-12-11 20:36:02
下载 89
查看 1,127
www.eeworm.com
下载地址:http://www.kesion.com/Down/Kesion/761533187518610.html
演示地址:http://www.kesion.cn
2013-12-15 06:46:02
下载 196
查看 1,067
www.eeworm.com
The PW2312 is a high frequency, synchronous, rectified, step-down, switch-mode converter with
2022-02-11 16:00:01
下载 5
查看 5,292
www.eeworm.com
single 2.7V to 3.6V power supply with
current consumption as low as 4mA active and 1µA for power-down
2022-09-04 03:30:02
下载 7
查看 8,588
www.eeworm.com
单片机是什么?单片机有什么用?单片机与微处理器是什么关系?而CPU呢?MCU呢?
2013-11-22 08:16:01
下载 62
查看 1,069
www.eeworm.com
对CAN 是什么、CAN 的特征、标准规格下的位置分布等、
CAN 的概要及CAN 的协议进行了说明。
2.
2013-10-14 11:00:01
下载 149
查看 1,164
www.eeworm.com
正如有一个陌生人闯入时我们会问“你是什么人”一样,当一个USB设备插入主机时,,它也会问:“你是什么设备”。并接着会问,你使用什么通信协议等等。
2022-09-16 22:20:01
下载 1
查看 3,864
www.eeworm.com
脉波触发电位: HI bias (CMOS) (VIH=7.5V, VIL=5.5V) LO bias (TTL) (VIH=3.7V, VIL=2.0V) 最高输入频率: <10KHz (up,down
2013-10-24 03:20:01
下载 53
查看 1,075
www.eeworm.com
脉波触发电位: HI bias (CMOS) (VIH=7.5V, VIL=5.5V) LO bias (TTL) (VIH=3.7V, VIL=2.0V) 最高输入频率: <10KHz (up,down
2013-11-12 06:12:01
下载 73
查看 1,095
www.eeworm.com
6.原理图放大或缩小:按“page up或”“page down即可
7.局部放大显示波形:直接拖动鼠标放大,或按“page up即可8.恢复波形显示原始大小:按“page down
2022-07-23 09:00:01
下载 7
查看 1,420
www.eeworm.com
我又是通过这代码来“引玉”,相信看过我编写的黑白棋源代码的人应该知道“引玉”是什么意思。
2015-11-04 10:29:01
下载 56
查看 1,080
www.eeworm.com
这是什么原因呢?[第一段]
2023-05-26 01:00:02
下载 8
查看 4,738
www.eeworm.com
经过对实验数据的对比分析,表明文中所提并行CRC算法的关键路径延迟和硬件面积都得到了优化,以Top-Down设计方法给出了一种HDLC协议控制器的设计方案,用VHDL语言进行了行为级描述,采用Xilinx
2013-06-09 09:20:01
下载 164
查看 1,096
www.eeworm.com
The easiest way to stepdown these sources is with a high voltage monolithicstep-down regulator that can
2014-12-24 14:03:04
下载 147
查看 1,056
www.eeworm.com
ROUT2B), which allowsapplications using the ring indicator to transmit data while the device is powered down
2013-10-19 10:36:01
下载 177
查看 1,093
www.eeworm.com
Abstract: In this paper, the process of designing multifunctional digital clock by the Verilog HDL top-down
2013-11-10 07:00:01
下载 24
查看 1,086
www.eeworm.com
The AP2406 is a 1.5Mhz constant frequency, slope compensated current mode PWM step-down converter.
2017-02-23 16:55:28
下载 2
查看 51
www.eeworm.com
The PW2162 is a fully integrated, high– efficiency 2A synchronous rectified step-down converter.
2022-02-11 23:00:01
下载 10
查看 8,136
www.eeworm.com
经过对实验数据的对比分析,表明文中所提并行CRC算法的关键路径延迟和硬件面积都得到了优化,以Top-Down设计方法给出了一种HDLC协议控制器的设计方案,用VHDL语言进行了行为级描述,采用Xilinx
2024-02-16 04:50:01
下载 2
查看 2,190