找到约 5,556 条结果
www.eeworm.com
在本课题中我所完成的工作如下: 1、查阅相关文献,熟悉CAVLC及CABAC算法,对其中的k阶指数哥伦布码形式、归一化模块、model_number取值、非零系数幅值编码原理等理论进行了分析与研究; 2、采用Verilog
2023-10-04 09:30:01
下载 8
查看 3,816
www.eeworm.com
在本课题中我所完成的工作如下: 1、查阅相关文献,熟悉CAVLC及CABAC算法,对其中的k阶指数哥伦布码形式、归一化模块、model_number取值、非零系数幅值编码原理等理论进行了分析与研究; 2、采用Verilog
2024-03-16 06:10:01
下载 1
查看 4,760
www.eeworm.com
采用并行高密度乘法器和流水线(pipeline)工作方式,并将双端口RAM、只读ROM全部内置在FPGA芯片内部,使整个系统的数据交换和处理速度得以很大提高,实际合理地解决了资源和速度之间相互制约的问题.本设计采用Verilog
2013-06-20 03:40:01
下载 31
查看 1,103
www.eeworm.com
最后在Xilinx公司的ISE6.2开发环境下,使用硬件描述语言Verilog HDL对CCK调制和解调系统在FPGA中进行了设计,然后将整个系统在ModelSim中进行了功能仿真。
2013-06-02 01:50:01
下载 25
查看 1,120
www.eeworm.com
协议的数据通信是否符合协议规定,主要包括脉冲宽度、脉冲间隔等.本设计包含FPGA和上位机软件两部分,FPGA上完成对信号的采样和对采样数据的储存和缓冲,上位机完成对采样数据的处理,以及波形的显示.FPGA上的设计应用Verilog
2013-05-20 13:50:01
下载 68
查看 1,139
www.eeworm.com
现在学习Verilog HDL的人或许比较多,但是用VHDL的人可以学习下,这本书还是很不错的。
2014-07-10 06:00:18
下载 89
查看 1,108
www.eeworm.com
全书共分为3篇22章,第1篇为基础知识篇,简要介绍了CPLD/FPGA硬件结构知识、VHDL硬件编程语言、Verilog与SystemC编程、常用开发工具;第2篇为常用模块设计实例篇,通过14个模块设计实例
2022-09-08 09:40:01
下载 8
查看 8,277
www.eeworm.com
全书共分为3篇22章,第1篇为基础知识篇,简要介绍了CPLD/FPGA硬件结构知识、VHDL硬件编程语言、Verilog与SystemC编程、常用开发工具;第2篇为常用模块设计实例篇,通过14个模块设计实例
2022-09-08 09:50:01
下载 3
查看 5,353
www.eeworm.com
最后在Xilinx公司的ISE6.2开发环境下,使用硬件描述语言Verilog HDL对CCK调制和解调系统在FPGA中进行了设计,然后将整个系统在ModelSim中进行了功能仿真。
2023-06-13 05:40:03
下载 1
查看 794
www.eeworm.com
在研究信号采样理论、多速率数字信号处理理论、滤波器设计理论、FPGA硬件数字算法等基础上,并结合实际应用要求,提出了适合于FPGA实现的数字化中频处理系统方案,对系统进行了仿真,验证了系统方案的可行性,然后通过Verilog
2023-10-02 05:00:01
下载 3
查看 7,902
www.eeworm.com
在对硬件描述语言以及FPGA设计流程深入理解的基础上,设计采用Verilog语言实现谐波检测算法,详细讨论了数的定标、存取以及复数运算的数字实现等关键问题并分析了最终实验结果。
2023-10-02 10:30:02
下载 7
查看 1,242
www.eeworm.com
最后在Xilinx公司的ISE6.2开发环境下,使用硬件描述语言Verilog HDL对CCK调制和解调系统在FPGA中进行了设计,然后将整个系统在ModelSim中进行了功能仿真。
2023-10-02 13:10:01
下载 8
查看 7,183
www.eeworm.com
协议的数据通信是否符合协议规定,主要包括脉冲宽度、脉冲间隔等.本设计包含FPGA和上位机软件两部分,FPGA上完成对信号的采样和对采样数据的储存和缓冲,上位机完成对采样数据的处理,以及波形的显示.FPGA上的设计应用Verilog
2023-10-04 20:30:01
下载 7
查看 9,359
www.eeworm.com
采用并行高密度乘法器和流水线(pipeline)工作方式,并将双端口RAM、只读ROM全部内置在FPGA芯片内部,使整个系统的数据交换和处理速度得以很大提高,实际合理地解决了资源和速度之间相互制约的问题.本设计采用Verilog
2024-02-16 05:10:01
下载 7
查看 2,113
www.eeworm.com
协议的数据通信是否符合协议规定,主要包括脉冲宽度、脉冲间隔等.本设计包含FPGA和上位机软件两部分,FPGA上完成对信号的采样和对采样数据的储存和缓冲,上位机完成对采样数据的处理,以及波形的显示.FPGA上的设计应用Verilog
2024-03-18 17:50:01
下载 9
查看 7,713
www.eeworm.com
在对硬件描述语言以及FPGA设计流程深入理解的基础上,设计采用Verilog语言实现谐波检测算法,详细讨论了数的定标、存取以及复数运算的数字实现等关键问题并分析了最终实验结果。
2024-04-07 21:20:01
下载 7
查看 8,972
www.eeworm.com
改进神经网络的学习方法
第四章:神经网络可以计算任何函数的可视化证明
第五章:深度神经网络为何很难训练
第六章:深度学习
《Neural Network and Deep
Learning
2022-07-24 16:00:02
下载 10
查看 5,956
www.eeworm.com
在这个草根时代,写本书也不
是什么大不了的事情。
在确认了写书的目标后,匠人就这本书的内容和文风进行了思考。匠人究竟应该写一本怎样的书?作为作者的匠人,和作为读者的您,我们究竟需要什么?
2022-06-23 19:50:02
下载 4
查看 5,334
www.eeworm.com
使用Verilog硬件描述语言设计并实现了FPGA内部采集数据管理、数据管理寄存器和FIFO数据缓冲队列等模块电路。利用ModelSim对PCI系统进行了仿真。
2013-07-27 08:10:01
下载 54
查看 1,146
www.eeworm.com
在ⅡR实现方面,本文采用Verilog HDL语言编写了相应的硬件实现程序,将内置SignalTap Ⅱ逻辑分析器的ⅡR设计下载到FPGA芯片,并利用Altera公司的SignalTap Ⅱ逻辑分析仪进行了定性测试
2013-04-24 16:38:22
下载 46
查看 1,167