找到约 5,465 条结果
www.eeworm.com
SD卡驱动
SD_CARD_TIMEOUT 当一个SD卡的操作超出时限,将导致返回错误和该标记被置位
SD_CARD_EXIST 当卡槽内插入了合适的卡体,不管是什么卡,都会使该位被设置;
2014-01-09 15:36:10
下载 33
查看 1,115
www.eeworm.com
键盘处理程序的任务是:确定有无键按下,判断哪一个键按下,键的功能是什么;还要消除按键在闭合或断开时的抖动。
2017-08-16 10:02:01
下载 164
查看 1,087
www.eeworm.com
在周二的拆解中,我们将打开一个无线灯,看看
是什么让它如此技术前进。
灯
该灯具是使用爱迪生螺旋配件的LED品种(灯泡的尖端处有带电连接器,而中性连接器本身是螺纹配件)。
2022-09-10 00:20:02
下载 3
查看 6,835
www.eeworm.com
编译完代码,就打开RTL图,看一下综合出来
是什么样的电路。
2022-09-13 18:20:02
下载 6
查看 918
www.eeworm.com
对被误删的文件,赤兔windows数据恢复工具的恢复效果比别的软件好很多;对于误格的分区,我们同时扫描FAT/ FAT32/ NTFS/ exFAT分区目录结构,不管原来分区是什么类型也能恢复出目录结构层次
2025-06-14 21:50:01
下载 4
查看 8,390
www.eeworm.com
接口在实现方法上有成本高、灵活性低等缺点,针对这些不足,本文在研究串行数字接口工作原理的基础上,提出了一种基于FPGA的标清串行数字接口(SD-SDI)的设计方案,并使用SOPC Builder构成一个Nios II
2013-07-31 14:20:01
下载 175
查看 1,135
www.eeworm.com
接口在实现方法上有成本高、灵活性低等缺点,针对这些不足,本文在研究串行数字接口工作原理的基础上,提出了一种基于FPGA的标清串行数字接口(SD-SDI)的设计方案,并使用SOPC Builder构成一个Nios II
2013-04-24 16:38:35
下载 129
查看 1,079
www.eeworm.com
接口在实现方法上有成本高、灵活性低等缺点,针对这些不足,本文在研究串行数字接口工作原理的基础上,提出了一种基于FPGA的标清串行数字接口(SD-SDI)的设计方案,并使用SOPC Builder构成一个Nios II
2023-06-12 21:40:40
下载 4
查看 8,330
www.eeworm.com
接口在实现方法上有成本高、灵活性低等缺点,针对这些不足,本文在研究串行数字接口工作原理的基础上,提出了一种基于FPGA的标清串行数字接口(SD-SDI)的设计方案,并使用SOPC Builder构成一个Nios II
2023-10-02 08:50:01
下载 1
查看 615
www.eeworm.com
本文将嵌入式系统的概念引入传统的随动系统设计,提出了基于微处理器—ARM和嵌入式实时操作系统—μC/OS-II的随动控制系统设计方案。
2024-02-12 02:10:01
下载 1
查看 1,053
www.eeworm.com
初级实验(3)CPU世界的守护者和计时器---看门狗和定时器编程及应用
第3阶段 物联网终端裸机开发试验
01 Cortex-M系列CPU进阶实验
-2019-07-26 10:55
02 物联网之ucos
2020-12-07 08:37:18
www.eeworm.com
最后对该结构采用Verilog HDL编码实现,并在Quartus II 5.0 平台上成功的进行仿真。
2023-06-16 04:10:12
下载 2
查看 6,797
www.eeworm.com
设计方案的硬件实现使用Altera的cyclone ii FPGA系列器件。
2023-09-29 03:20:01
下载 6
查看 405
www.eeworm.com
Altera Quartus II \r\n? synplify8.4\r\n?
2013-08-11 18:00:01
下载 186
查看 1,132
www.eeworm.com
采用了多任务、可移植、可裁剪的嵌入式操作系统μC/OS-II。为防止中性点带补偿系统对于故障线路的过补偿影响,系统还加入了补偿零序导纳判据对这种接地情况下的故障进行检测。
2014-01-18 13:47:18
下载 86
查看 1,114
www.eeworm.com
下位机控制软件使用了嵌入式实时操作系统μC/OS-II进行开放式数控系统的开发。软件设计部分,上位机采用Visual Basic为开发工具,下位机采用C51、51汇编。
2014-08-14 23:30:01
下载 119
查看 1,080
www.eeworm.com
采用Xilinx 公司Virtex- II Pro 系列FPGA 内嵌得SERDES 模块———RocketIO 作为高速串行协议的物理层, 利用其8B/10B的编解码和串化、解串功能, 实现了两板间基于数据帧的简单高速串行传输
2013-10-21 15:40:01
下载 175
查看 1,109
www.eeworm.com
Mode II and IV are explored using the McBSP port alone, as well as the SPI port.
2015-12-16 10:35:02
下载 92
查看 1,136
www.eeworm.com
文章中涉及的软件有Synplicity 公司出品的Synplify Pro 7.7.1;
Altera 公司出品的 Quartus II 4.2;Mentor Graphics 公司出品的 ModelSim
2016-10-04 00:17:01
下载 160
查看 1,127
www.eeworm.com
本文基于FPGA开发板设计了一个串口数据采集和处理程序,介绍了用Verilog HDL硬件描述语言来开发波特率发生器、接收模块和发送模块这三个模块,以及系统各个模块的具体设计方法和原理,用Quartus II
2022-11-25 07:30:02
下载 10
查看 3,506