找到约 5,359 条结果
www.eeworm.com
,3=62.5%,2=75%,1=87.5%
第七字节为模式,0=普通模式;1=外部时钟,上升延;2=外部时钟,下降延;3=外部触发,上升延;4=外部触发,下降延;5=静态模式;6没有查到,不知道是什么
2013-12-12 06:30:02
下载 66
查看 1,086
www.eeworm.com
辅助程序部分
(2)主体结构的说明
在这里说明部分告诉我们使用的LETTER,DIGIT, IDENT(标识符,通常定义为字母开头的字母数字串)和STR(字符串常量,通常定义为双引号括起来的一串字符)是什么意思
2015-11-04 00:39:01
下载 181
查看 1,127
www.eeworm.com
宿舍管理,查询模块,添加,删除;
登录模块
用户注册
登录的前提是注册(如上图),上面就是注册模块,注册完毕以后登录,就可以享受查询等其他功能;
下面是登录后显示的信息,提示你成功登录,并且告诉用户是什么时候注册和目前是第几次查看网页
2016-01-18 10:48:02
下载 127
查看 1,070
www.eeworm.com
我们想通过说它不是什么东西的方法来描述它,它不是一组用于台式机 Java应用程序规范,如果你再观察仔细一些,你会发现所有的 J2ME组件都围绕一个中心,这些中心被称为configuration(配置 ,
2014-06-17 03:59:16
下载 94
查看 1,061
www.eeworm.com
2.自动控制系统的两种常用控制方式是什么? (填空)
开环控制和闭环控制
3.开环控制和闭环控制的概念?
2021-09-17 21:57:21
下载 1
查看 164
www.eeworm.com
第1章Python简介
本章主要讲解在开始学习Python之前,所需要了解到的Python的一些基本概念,包括Python是什么,Python的特点和常见的用途,以及Python
2022-07-20 05:00:02
下载 7
查看 8,043
www.eeworm.com
秒针的分辨率是秒,眼睛
反应快的,通过秒针在秒间的空格,我们甚至能分辨至约0.3秒,这是三针式机
械指针手表都可以做到的;而精度是什么
2022-08-16 04:00:02
下载 10
查看 1,159
www.eeworm.com
但
是什么时候能心潮澎湃地、相当着急地开始学STM32?日子在一天
一天过去!你开始行动了吗?没有行动的思索,永远都不可能入门!把这些时间
用来看书吧,效果能好一万倍。
2022-09-22 09:40:01
下载 9
查看 2,369
www.eeworm.com
软件仿真验证以后,对设计出的均衡器的各个模块用Verilog语言进行了硬件描述,然后使用QuartusⅡ对其进行功能和时序的仿真验证,最后在采用了Altera公司Stratix系列EPlS808956C6
2023-10-04 05:10:01
下载 3
查看 7,829
www.eeworm.com
软件仿真验证以后,对设计出的均衡器的各个模块用Verilog语言进行了硬件描述,然后使用QuartusⅡ对其进行功能和时序的仿真验证,最后在采用了Altera公司Stratix系列EPlS808956C6
2024-04-06 23:40:01
下载 5
查看 2,978
www.eeworm.com
16. 8位RISC CPU的VERILOG编程 SOURCECODE.
17. Verilog DHL教程.
18. sdram的verilog的源码实现.
2015-04-24 09:50:54
下载 25
查看 2,274
www.eeworm.com
另一种是将状态转移单独写成一个模块,将状态的操作和判断等写到另一个模块中(在Verilog 代码中,相当于使用两个“always” block)。其中较好的方式是后者。
2013-10-23 12:44:02
下载 74
查看 1,073
www.eeworm.com
另一种是将状态转移单独写成一个模块,将状态的操作和判断等写到另一个模块中(在Verilog 代码中,相当于使用两个“always” block)。其中较好的方式是后者。
2015-01-02 00:44:01
下载 72
查看 1,066
www.eeworm.com
该文研究在XILINX公司的FPGA芯片SPARTAN Ⅱ上实现JPEG基本模式的压缩编码标准,选用硬件描述语言Verilog,在开发工具Foundation4.1集成环境中完成软核的综合、布局布线、芯片映射及仿真验证
2024-01-22 22:00:01
下载 6
查看 7,577
www.eeworm.com
他们的问题和关注点是什么?他们的担心是什么?他
们自己的要求,他们的行业或者国家的要求是什么?
2022-02-28 00:30:01
下载 9
查看 1,820
www.eeworm.com
本设计中选用Altera公司的现场可编程器(FPGA)EP1K50,利用EDA设计工具Synplify、Modelsim、QuartusⅡ以及Verilog硬件描述语言完成了控制系统的硬件设计及调试,解决了由常规电路难以实现的问题
2013-06-04 00:00:01
下载 148
查看 1,095
www.eeworm.com
第二章介绍了PLD的分类、工艺和结构特点,以及FPGA的开发环境、开发流程和Verilog语言的特点。 第三章就OFDM系统中的基本概念进行了详细的阐述。
2013-08-05 08:40:01
下载 94
查看 1,122
www.eeworm.com
PCI总线接口的设计.对PCI总线协议的分析理解是进行PCI总线接口设计的前提,而对PCI总线接口的功能分析和结构划分是设计的关键.本文在理解协议的基础上,对PCI总线接口的整体设计和子模块的划分以及Verilog
2013-06-12 06:50:01
下载 57
查看 1,079
www.eeworm.com
基本后端流程(漂流&雪拧) 本教程将通过一个8*8的乘法器来进行一个从verilog代码到版图的整个流程(当然只是基本流程,因为真正一个大型的设计不是那么简单就完成的),此教程的目的就是为了让大家尽快了解数字
2022-08-23 12:30:02
下载 4
查看 3,397
www.eeworm.com
本设计中选用Altera公司的现场可编程器(FPGA)EP1K50,利用EDA设计工具Synplify、Modelsim、QuartusⅡ以及Verilog硬件描述语言完成了控制系统的硬件设计及调试,解决了由常规电路难以实现的问题
2023-06-24 06:30:02
下载 10
查看 7,574