找到约 5,063 条结果
www.eeworm.com
最后在Xilinx公司的ISE6.2开发环境下,使用硬件描述语言Verilog HDL对CCK调制和解调系统在FPGA中进行了设计,然后将整个系统在ModelSim中进行了功能仿真。
2023-06-13 05:40:03
下载 1
查看 794
www.eeworm.com
在研究信号采样理论、多速率数字信号处理理论、滤波器设计理论、FPGA硬件数字算法等基础上,并结合实际应用要求,提出了适合于FPGA实现的数字化中频处理系统方案,对系统进行了仿真,验证了系统方案的可行性,然后通过Verilog
2023-10-02 05:00:01
下载 3
查看 7,902
www.eeworm.com
在对硬件描述语言以及FPGA设计流程深入理解的基础上,设计采用Verilog语言实现谐波检测算法,详细讨论了数的定标、存取以及复数运算的数字实现等关键问题并分析了最终实验结果。
2023-10-02 10:30:02
下载 7
查看 1,242
www.eeworm.com
最后在Xilinx公司的ISE6.2开发环境下,使用硬件描述语言Verilog HDL对CCK调制和解调系统在FPGA中进行了设计,然后将整个系统在ModelSim中进行了功能仿真。
2023-10-02 13:10:01
下载 8
查看 7,183
www.eeworm.com
协议的数据通信是否符合协议规定,主要包括脉冲宽度、脉冲间隔等.本设计包含FPGA和上位机软件两部分,FPGA上完成对信号的采样和对采样数据的储存和缓冲,上位机完成对采样数据的处理,以及波形的显示.FPGA上的设计应用Verilog
2023-10-04 20:30:01
下载 7
查看 9,359
www.eeworm.com
采用并行高密度乘法器和流水线(pipeline)工作方式,并将双端口RAM、只读ROM全部内置在FPGA芯片内部,使整个系统的数据交换和处理速度得以很大提高,实际合理地解决了资源和速度之间相互制约的问题.本设计采用Verilog
2024-02-16 05:10:01
下载 7
查看 2,113
www.eeworm.com
协议的数据通信是否符合协议规定,主要包括脉冲宽度、脉冲间隔等.本设计包含FPGA和上位机软件两部分,FPGA上完成对信号的采样和对采样数据的储存和缓冲,上位机完成对采样数据的处理,以及波形的显示.FPGA上的设计应用Verilog
2024-03-18 17:50:01
下载 9
查看 7,713
www.eeworm.com
在对硬件描述语言以及FPGA设计流程深入理解的基础上,设计采用Verilog语言实现谐波检测算法,详细讨论了数的定标、存取以及复数运算的数字实现等关键问题并分析了最终实验结果。
2024-04-07 21:20:01
下载 7
查看 8,972
www.eeworm.com
在这个草根时代,写本书也不
是什么大不了的事情。
在确认了写书的目标后,匠人就这本书的内容和文风进行了思考。匠人究竟应该写一本怎样的书?作为作者的匠人,和作为读者的您,我们究竟需要什么?
2022-06-23 19:50:02
下载 4
查看 5,334
www.eeworm.com
使用Verilog硬件描述语言设计并实现了FPGA内部采集数据管理、数据管理寄存器和FIFO数据缓冲队列等模块电路。利用ModelSim对PCI系统进行了仿真。
2013-07-27 08:10:01
下载 54
查看 1,146
www.eeworm.com
在ⅡR实现方面,本文采用Verilog HDL语言编写了相应的硬件实现程序,将内置SignalTap Ⅱ逻辑分析器的ⅡR设计下载到FPGA芯片,并利用Altera公司的SignalTap Ⅱ逻辑分析仪进行了定性测试
2013-04-24 16:38:22
下载 46
查看 1,167
www.eeworm.com
最后介绍了论文采用的事物级模型与Verilog HDL协同仿真的方法和系统的控制过程,通过仿真结果的比较,验证了利用二进制翻译模块实现X86指令执行的可行性和优化后的架构较适合于X86翻译系统的应用。
2013-06-28 00:20:01
下载 45
查看 1,260
www.eeworm.com
使用Verilog硬件描述语言设计并实现了FPGA内部采集数据管理、数据管理寄存器和FIFO数据缓冲队列等模块电路。利用ModelSim对PCI系统进行了仿真。
2013-07-22 21:20:01
下载 181
查看 1,181
www.eeworm.com
在对硬件描述语言以及FPGA设计流程深入理解的基础上,利用Verilog语言实现了双环PI控制器和PWM发生电路的数字化,使得有源电力滤波器补偿精度提高,有更好的可修改性,可使用于很多不同的非线性负载。
2013-07-27 18:50:01
下载 79
查看 1,103
www.eeworm.com
然后,基于Verilog HDL 设计出12位固点数据的Turbo编译码器以及仿真验证平台,与用Matlab语言设计的相同指标的浮点数据译码器进行性能比较,得到该设计的功能验证。
2013-04-24 16:38:35
下载 126
查看 1,110
www.eeworm.com
本文使用硬件描述语言Verilog,以RedLogic的RVDK开发板作为硬件平台,在开发工具OUARTUS2 6.0和MODELSIM SE 6.1B环境中完成软核的设计与仿真验证。
2013-04-24 16:38:36
下载 168
查看 1,166
www.eeworm.com
在ⅡR实现方面,本文采用Verilog HDL语言编写了相应的硬件实现程序,将内置SignalTap Ⅱ逻辑分析器的ⅡR设计下载到FPGA芯片,并利用Altera公司的SignalTap Ⅱ逻辑分析仪进行了定性测试
2013-04-24 16:38:36
下载 142
查看 1,095
www.eeworm.com
设计选用硬件描述语言Verilog HDL,在开发工具QuartusII 中完成软核的综合、布局布线、汇编,并最终在QuartusII 和Active-HDL 中进行时序仿真验证。
2013-07-21 06:20:02
下载 176
查看 1,149
www.eeworm.com
通过分析定点仿真结果,给出了该OFDM系统的设计参数,并详细介绍了系统中部分模块(主要包括IFFT/FFT模块、数字上变频模块和同步模块)的FPGA实现结构(用Verilog硬件描述语言设计),并对这些模块进行了功能验证
2013-04-24 16:38:39
下载 182
查看 1,117
www.eeworm.com
其次设计了基于WinCE操作系统的图像采集、GPIO、PWM、外中断EINT-19的流接口驱动程序;同时设计了基于WinCE操作系统的图像采集及压缩、网络通信、车模速度采集的应用程序;FPGA内部逻辑电路采用Verilog
2013-06-18 07:20:01
下载 127
查看 1,103