找到约 5,063 条结果
www.eeworm.com
利用Verilog HDL 硬件描述语言在FPGA中实现了电机控制逻辑,主要包括脉冲控制信号产生、加减速控制、编码器反馈信号的辨向和细分、绝对位移记录、限位信号保护逻辑等。
2014-12-28 10:39:01
下载 170
查看 1,142
www.eeworm.com
整个设计使用Verilog HDL语言实现,采用Altera公司的EP2S60F1020C3N芯片作为核心器件并对功能进行了验证。
2013-11-10 06:12:01
下载 53
查看 1,147
www.eeworm.com
; ">本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL
2013-11-07 17:56:01
下载 122
查看 1,073
www.eeworm.com
采用Verilog HDL作控制器的模块设计,并用ModelSim仿真测试,验证其正确性;利用嵌入式SOPC开发工具,在开发板上完成触控屏显示驱动及其控制模块的系统设计,给出系统硬、软件设计,实现TFT-LCD
2013-12-24 12:21:13
下载 172
查看 1,110
www.eeworm.com
利用Verilog HDL 硬件描述语言在FPGA中实现了电机控制逻辑,主要包括脉冲控制信号产生、加减速控制、编码器反馈信号的辨向和细分、绝对位移记录、限位信号保护逻辑等。
2013-10-13 06:20:01
下载 188
查看 1,090
www.eeworm.com
整个设计使用Verilog HDL语言实现,采用Altera公司的EP2S60F1020C3N芯片作为核心器件并对功能进行了验证。
2015-01-01 20:37:02
下载 101
查看 1,092
www.eeworm.com
; ">本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作为核心器件构成了R-S(255,223)编码系统;利用Quartus II 9.0作为硬件仿真平台,用硬件描述语言Verilog_HDL
2013-10-08 20:16:01
下载 34
查看 1,047
www.eeworm.com
如果您具有数字设计经验并熟悉VHDL,Verilog或电子设计自动化(EDA)工具,请使用本指南了解LabVIEW FPGA如何实现类似性能,同时提供更高的生产力,因为它与NI RIO硬件平台紧密集成。
2022-08-12 19:10:01
下载 7
查看 6,303
www.eeworm.com
它支持Verilog、VHDL以及他们的混合仿真,它可以将整个程序分步执行,使设计者直接看到他的程序下一步要执行的语句,而且在程序执行的任何步骤任何时刻都可以查看任意变量的当前值,可以在Dataflow
2023-06-17 04:20:02
下载 7
查看 9,237
www.eeworm.com
静态图象压缩算法基本模式标准的图象压缩芯片.在简要介绍JPEG基本模式标准和FPGA设计流程的基础上,针对JPEG基本模式硬件编码器传统结构的缺点,提出了一种新的改进结构.JPEG基本模式硬件编码器改进结构的设计思想、设计结构和Verilog
2024-01-13 00:00:02
下载 1
查看 7,767
www.eeworm.com
●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。
2013-08-03 03:20:01
下载 181
查看 1,192
www.eeworm.com
●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。
2013-06-10 09:20:01
下载 70
查看 1,216
www.eeworm.com
●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。
2023-10-03 11:20:01
下载 9
查看 9,303
www.eeworm.com
●采用Verilog设计了SI信息提取与重构的硬件平台,并用c语言实现了SDT表的提取与重构算法,在FPGA中成功实现了动态分配内存空间。
2024-03-18 18:30:01
下载 5
查看 6,225
www.eeworm.com
本论文主要讨论了如何利用Verilog/FPGA来实现一个随机读/写的I2C接口电路,实现与外围I2C接口器件E2PROM进行数据通信,实现读、写等功能,传输速率实现为100KBps。
2013-06-27 02:50:01
下载 200
查看 1,148
www.eeworm.com
本论文主要讨论了如何利用Verilog/FPGA来实现一个随机读/写的I2C接口电路,实现与外围I2C接口器件E2PROM进行数据通信,实现读、写等功能,传输速率实现为100KBps。
2013-06-08 15:20:01
下载 162
查看 1,139
www.eeworm.com
本论文主要讨论了如何利用Verilog/FPGA来实现一个随机读/写的I2C接口电路,实现与外围I2C接口器件E2PROM进行数据通信,实现读、写等功能,传输速率实现为100KBps。
2023-06-13 07:10:16
下载 9
查看 5,437
www.eeworm.com
本论文主要讨论了如何利用Verilog/FPGA来实现一个随机读/写的I2C接口电路,实现与外围I2C接口器件E2PROM进行数据通信,实现读、写等功能,传输速率实现为100KBps。
2023-10-01 11:00:02
下载 3
查看 8,683
www.eeworm.com
硬件实现是采用工业EDA标准Top-to-Down设计思想来设计时间解交织,使用verilogHDL硬件描述语言来描述解交织器,用Cadence Nc-verilog进行仿真,Debussy进行debug
2013-04-24 16:38:36
下载 147
查看 1,071
www.eeworm.com
它支持Verilog、VHDL以及他们的混合仿真,它可以将整个程序分步执行,使设计者直接看到他的程序下一步要执行的语句,而且在程序执行的任何步骤任何时刻都可以查看任意变量的当前值,可以在Dataflow
2013-05-25 14:20:02
下载 57
查看 1,167