找到约 5,359 条结果
www.eeworm.com
sram的测试程序,用verilog编写,对sram进行读写操作,学习fpga的可以借鉴一下。
包括完整的测试代码及工程文件,还有测试文件及仿真波形。非常适合初学。
2023-04-09 00:40:02
下载 6
查看 2,795
www.eeworm.com
SDRAM控制器,Verilog源码。适用SDRAM芯片:三星KM416S1120D,NEC uPD4516161AG5,OKI MSM56V1616,有详细的说明,可直接使用!
2023-06-25 14:10:02
下载 6
查看 1,687
www.eeworm.com
本资源提供基于FPGA的Verilog CRC编码实现,代码简洁、逻辑清晰,适合嵌入式系统开发中提升数据传输可靠性。
2026-01-24 14:47:38
下载 2
查看 29
www.eeworm.com
浅析VC与MATLAB联合编程<一>、<二>,<三>部分中,简单介绍了VC和MATLAB接口的两种方法,初学者可能会问为什么要用VC和MATLAB接口,接口的实质又是什么
2013-12-23 12:50:13
下载 114
查看 1,070
www.eeworm.com
基于FPGA的can 总线设计,采用verilog语言编写。在FPGA的开发环境下,新建一个工程,然后将本文件中的各个源代码添加进工程里,即可运行仿真。
2013-09-03 06:30:01
下载 41
查看 1,142
www.eeworm.com
基于FPGA的can 总线设计,采用verilog语言编写。在FPGA的开发环境下,新建一个工程,然后将本文件中的各个源代码添加进工程里,即可运行仿真。
2015-07-06 10:33:01
下载 80
查看 1,133
www.eeworm.com
该文件包含五个赛灵思FPGA的例程,例程详细讲解了如何利用Verilog 语言编写程序,同时给出了仿真程序及约束文件的编写,很适合初学者!
2023-02-16 05:50:02
下载 2
查看 2,240
www.eeworm.com
基于FPGA的分频器设计实现奇偶分频及特殊分频方式,采用Verilog硬件描述语言构建高效时序逻辑,支持灵活配置与稳定输出。适用于数字系统时钟管理场景。
2026-01-07 21:39:42
下载 3
查看 46
www.eeworm.com
从基础逻辑门开始,逐步构建8位开根号硬件电路,使用Verilog实现数值计算与余数输出,适合数字电路设计入门者深入理解算法硬件化过程。
2026-01-26 05:06:37
下载 3
查看 45
www.eeworm.com
采用FPGA实现高效数字滤波系统,基于Verilog硬件描述语言构建,支持可配置滤波器结构。适用于高速信号处理场景,提升系统实时性与灵活性。
2026-02-02 14:05:30
下载 3
查看 39
www.eeworm.com
2022-09-09 19:00:02
下载 5
查看 9,733
www.eeworm.com
在逻辑的系统仿真中使用的FLASH模型(AMD的Am29lv160d),包括VHDL代码文件和verilog代码文件和testbench,并且有相应的pdf说明文档。
2017-02-20 00:16:01
下载 58
查看 1,068
www.eeworm.com
通过硬件实现键盘和拨码开关同时控制LED灯亮,利用的是verilog语言,有两个是能端,一个控制拨码开关,一个控制小键盘
2017-04-21 10:50:08
下载 2
查看 35
www.eeworm.com
有简单到复杂,一步一个脚印的引导大家去学习Verilog语法知识和FPGA编程,对初学者很有帮助!
2024-11-19 12:30:01
下载 9
查看 6,696
www.eeworm.com
基于FPGA实验箱的LCD12864液晶显示实验,采用VHDL verilog语言编程,通过XiLinx平台可实现对lcd12864的中文英文数字等的显示,配电路图和源码
2025-06-05 03:10:02
下载 6
查看 3,262
www.eeworm.com
一套基于Verilog的LCD显示可调数字时钟源代码。适用于FPGA开发,支持时间调节功能,适合电子工程和嵌入式系统学习者及开发者使用。
2025-12-20 05:26:59
下载 3
查看 80
www.eeworm.com
基于Verilog实现的数字信号处理方案,适用于FPGA开发实战。包含滤波、FFT、调制等核心算法的高效硬件实现,经过多个工业项目验证,可直接用于生产环境部署。
2026-01-12 14:25:13
下载 2
查看 58
www.eeworm.com
采用FPGA实现的数字频率计设计,基于Verilog硬件描述语言,具备高精度和实时性。系统结构清晰,逻辑严谨,适用于电子工程与嵌入式开发实践。
2026-01-19 05:49:14
下载 2
查看 99
www.eeworm.com
通过Verilog代码,掌握通信协议、时序控制与硬件逻辑设计,适合数字电路开发人员提升实战能力。
2026-01-29 14:24:22
下载 2
查看 77
www.eeworm.com
在FPGA芯片中,利用Verilog HDL语言进行编程,设计了以MC8051 IP Core为核心的控制模块、计数模块、锁存模块和LCD显示模块等几部分,实现了频率的自动测量,测量范围为0.1Hz~50MHz
2013-10-14 22:16:01
下载 135
查看 1,127