找到约 4,874 条结果
www.eeworm.com
信号处理单元的设计以Xilinx ISE为软件平台,采用VHDL和IP核的方法,设计了时钟产生模块、数据滑动模块、FFT运算模块、求模运算模块、信号控制模块,完成信号处理单元的设计,并采用ModelSim
2013-07-07 15:10:02
下载 188
查看 1,091
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2013-04-24 16:38:38
下载 160
查看 1,100
www.eeworm.com
2.4个中断优先级:IPH和IP结合使用决定了每个中断的优先级,00、01、10、11的排列依次由低到高组成4级中断优先权。
3.双DPTR指针:可用于寻址外部数据存储器。
2013-10-23 23:20:01
下载 135
查看 1,047
www.eeworm.com
最大的不 同是在于单片机编程主要是围绕定时器和UART来编程的, 所以要你对那些特殊寄存器要特别的熟 悉,如TMOD PCON SCON PSW IP,一提起这些你应该马上知道这些寄存器里面所包含位及其中的意
2013-11-19 05:56:02
下载 188
查看 1,082
www.eeworm.com
Xilinx综合方法经理Frederic Rivoallon、Xilinx高级技术市场工程师 Philippe Garrault、Xilinx产品应用工程部高级经理Chris Stinson、Xilinx IP
2013-11-09 12:40:01
下载 52
查看 1,109
www.eeworm.com
2013-10-13 14:32:01
下载 181
查看 1,088
www.eeworm.com
Xilinx综合方法经理Frederic Rivoallon、Xilinx高级技术市场工程师 Philippe Garrault、Xilinx产品应用工程部高级经理Chris Stinson、Xilinx IP
2013-10-21 23:44:02
下载 28
查看 1,116
www.eeworm.com
第二步:利用SEW变频器软件或AB 的BOOTP-DHCP Server软件设定IP 地址。
第三步: 组态PLC,要用AB 通用的以太网模块按下面的配置来组态。
2022-07-23 20:10:02
下载 5
查看 8,933
www.eeworm.com
二、进阶篇则带你进入到你也许自以为很熟悉的 TCP/IP 网络,包括 Internet 的 Web 服务以及 Web 浏览器,包括很多细节。
2022-08-23 02:40:02
下载 10
查看 9,896
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2023-06-09 22:30:03
下载 7
查看 5,476
www.eeworm.com
信号处理单元的设计以Xilinx ISE为软件平台,采用VHDL和IP核的方法,设计了时钟产生模块、数据滑动模块、FFT运算模块、求模运算模块、信号控制模块,完成信号处理单元的设计,并采用ModelSim
2023-06-10 12:00:14
下载 10
查看 8,069
www.eeworm.com
与国内现有数据采集系统相比,论文有以下特色和创新: (1)采用FPGA低功耗芯片; (2)采用SOPC技术,使设计紧凑,合理; (3)利用IP核技术,使设计简化,可靠性高; (4)利用软核NIOS Ⅱ处理器
2023-06-11 13:40:03
下载 1
查看 4,779
www.eeworm.com
在Xilinx ISE6.3i软件集成环境下,通过对Xilinx提供的IP核的调用,并与VHDL语言相结合,完成雷达信号处理的FPGA实现。
2023-06-26 23:20:04
下载 2
查看 8,812
www.eeworm.com
(2)脉冲压缩的FPGA设计,首先介绍了脉冲压缩的原理,然后提出了两种FPGA实现结构,第一种采用复用FFT IP实现,资源占用少,第二种则采用FFT-IFFT同址计算实现,速度快,解决了抑制流水线深度的瓶颈
2023-09-29 00:50:01
下载 6
查看 1,625
www.eeworm.com
在开发过程中,采用基于Verilog的模块化设计方法和基于IP核设计的方法,利用Quartus II和Modelsim SE仿真工具,实现仿真和时序验证。
2023-09-29 03:20:01
下载 6
查看 405
www.eeworm.com
信号处理单元的设计以Xilinx ISE为软件平台,采用VHDL和IP核的方法,设计了时钟产生模块、数据滑动模块、FFT运算模块、求模运算模块、信号控制模块,完成信号处理单元的设计,并采用ModelSim
2023-10-03 08:20:02
下载 8
查看 1,792
www.eeworm.com
与国内现有数据采集系统相比,论文有以下特色和创新: (1)采用FPGA低功耗芯片; (2)采用SOPC技术,使设计紧凑,合理; (3)利用IP核技术,使设计简化,可靠性高; (4)利用软核NIOS Ⅱ处理器
2023-10-04 00:40:01
下载 8
查看 1,435
www.eeworm.com
成本低和不会出现线缆故障等特点.该文对无线局域网的主流协议IEEE 802.11a的物理层实现技术进行了系统的研究和分析,并采用可编程ASIC器件FPGA,设计实现了物理层基带处理的关键模块,为今后形成具有自主知识产权的IP
2024-01-03 07:40:01
下载 2
查看 8,079
www.eeworm.com
EasyARM2200(Philips LPC2210为处理器、ARM7为内核)嵌入式网络控制系统的研究,实现了总体网络拓扑结构的设计和智能馈电开关控制系统硬件电路的设计;通过对嵌入式实时操作系统的移植、嵌入式TCP/IP
2024-02-02 13:10:01
下载 5
查看 8,492
www.eeworm.com
在基于uClinUX的软件平台上,移植了用户图形界面、文件系统和TCP/IP协议栈,编写了洗碗机的应用软件,实现了对采集信号的处理和远程控制的功能,系统可实现洗碗机现场操控基本功能,其可靠性和实时性基本上达到了设计的要求
2024-02-04 03:40:02
下载 5
查看 7,461