找到约 4,874 条结果
www.eeworm.com
全书深入、系统地介绍了基于MATLAB环境下DSP Builder/SignalCompiler对现代DSP系统开发的基本方法,以及基于这些工具的DSP IP核的使用方法和使用规则。
2022-09-25 23:20:02
下载 5
查看 3,596
www.eeworm.com
它利用了Xilinx公司提供的MicroBlaze处理器内核,并且使用知识产权内核(IP)来实现各功能模块,完成了合并单元同步、多路数据接收和处理以及以太网通讯等功能,满足了电子式互感器数字接口高速、实时
2023-10-02 15:10:01
下载 4
查看 8,071
www.eeworm.com
它利用了Xilinx公司提供的MicroBlaze处理器内核,并且使用知识产权内核(IP)来实现各功能模块,完成了合并单元同步、多路数据接收和处理以及以太网通讯等功能,满足了电子式互感器数字接口高速、实时
2024-01-11 15:20:01
下载 3
查看 1,355
www.eeworm.com
在OS1模型中,在第四层-传输层,处于IP协议的上一层。UDP有不提供数据包分组、组装和不能对数据包进行排序的缺点,也就是说,当报文发送之后,是无法得知其是否安全完整到达的。
2022-06-19 20:00:01
下载 1
查看 1,593
www.eeworm.com
2、 数据采集和处理中的常见问题及编程技巧
(1)基于 TCP 的网络传输数据的处理:LabVIEW 可以通过采用 TCP/IP 节点实现局域网通信,TCP
2022-09-04 19:20:01
下载 9
查看 8,589
www.eeworm.com
2.智能断路器网络互联的硬件/软件架构研究以ARM7 中LPC2294为硬件平台中心,集成网卡芯片、CAN总线驱动器功能,构建了支持TCP/IP-CAN 协议转换的嵌入式网关硬件体系结构,实现了以太网与
2023-09-06 13:30:01
下载 9
查看 7,027
www.eeworm.com
目前市场上的SATA IP CORE都是面向IC设计的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上实现SATAⅡ协议,对SATA技术的推广、国内逻辑IP核的发展都有一定的意义
2013-06-16 09:10:01
下载 49
查看 1,107
www.eeworm.com
SOC设计是基于IP可重用性的设计过程。现在已有不少公司成功地开发了各种SOC总线规范,以便于IP核的可复用性设计。
2013-06-02 09:30:01
下载 191
查看 1,137
www.eeworm.com
口很多进程使用为这种机制在操作系统内部进行进程间通信,例如 X Window和 syslog等
TCP/IP networking口TcP/IP网络协议的支持
2022-03-29 19:00:01
下载 1
查看 1,384
www.eeworm.com
支持静态路由、PPPOE,DHCP,静态IP等功能
支持防火堵、NAT,DMZ主机、访问控制的黑白名单、IP限速、MAC限递支持Q0S、流量服务,可以根据接口限速
2022-05-01 08:30:02
下载 3
查看 7,710
www.eeworm.com
Cortex-A9外设模块结构及功能
第15章Zynq-7000内的可编程逻辑资源
第16章Zynq-7000内的互联结构
第17章Zynq-7000 SoC内定制简单AXI-Lite IP
2022-06-10 22:00:01
下载 30
查看 4,933
www.eeworm.com
SOC设计是基于IP可重用性的设计过程。现在已有不少公司成功地开发了各种SOC总线规范,以便于IP核的可复用性设计。
2023-06-13 10:00:51
下载 7
查看 9,281
www.eeworm.com
SOC设计是基于IP可重用性的设计过程。现在已有不少公司成功地开发了各种SOC总线规范,以便于IP核的可复用性设计。
2023-06-26 06:00:03
下载 10
查看 2,385
www.eeworm.com
基于瞬时无功功率理论的谐波电流检测算法是目前应用最为广泛的检测方法,文中建立了ip、iq运算方式的仿真模型,分析了低通滤波器对谐波检测效果的影响。
2023-09-23 03:30:01
下载 2
查看 8,701
www.eeworm.com
该系统以LPC2138主控芯片作为嵌入式系统的处理器来构建硬件环境,以μC/OS-II操作系统作为核心建立各个任务,利用GPRS模块M22A将采集到的数据发送到有固定IP的远程服务器上。
2023-09-24 18:30:02
下载 2
查看 3,420
www.eeworm.com
目前市场上的SATA IP CORE都是面向IC设计的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上实现SATAⅡ协议,对SATA技术的推广、国内逻辑IP核的发展都有一定的意义
2023-09-28 08:00:02
下载 3
查看 810
www.eeworm.com
一种是基于Nios II软核处理器并在其中植入轻量级TCP/IP协议栈的方法。
2023-09-30 09:00:02
下载 9
查看 7,483
www.eeworm.com
介绍了SAS控制器的总体框架结构,并进行模块化处理,将SAS控制器划分成SAS IP核模块、PCI主机接口模块、AHB总线模块三大部分,其中SAS IP核模块又划分为PHY层、链路层、端口层、传输层四层
2023-09-30 21:00:01
下载 3
查看 352
www.eeworm.com
文章首先对总线的硬件冗余方式进行研究,提出一种基于FPGA的全冗余总线结构,还提出了一种集成于CAN总线IP内的动态优先级提升算法来对报文进行调度,用极小的开销,避免了网络通信繁忙时,优先级低的报文出现
2023-10-01 20:20:02
下载 6
查看 6,585
www.eeworm.com
文章首先对总线的硬件冗余方式进行研究,提出一种基于FPGA的全冗余总线结构,还提出了一种集成于CAN总线IP内的动态优先级提升算法来对报文进行调度,用极小的开销,避免了网络通信繁忙时,优先级低的报文出现
2024-03-03 04:40:02
下载 2
查看 3,931