找到约 4,391 条结果
www.eeworm.com
如用于视频信号采样的高速A/D器件.II。C5540,采样速度达40 MHz,采样周期是
0.025 ps,远远小于一条单片机的指令周期。因此单片机对于此类高速的A/D器件完全无从控制。
2022-09-04 21:30:02
下载 10
查看 5,371
www.eeworm.com
本文在深入研究MIL-STD-1553B总线传输协议以及国外协议芯片设计方法的基础上,结合目前较流行的EDA技术,基于Xilinx公司Virtex-II系列FPGA完成了1553B总线接口协议设计实现,
2023-06-13 06:40:31
下载 7
查看 3,484
www.eeworm.com
本文在深入研究MIL-STD-1553B总线传输协议以及国外协议芯片设计方法的基础上,结合目前较流行的EDA技术,基于Xilinx公司Virtex-II系列FPGA完成了1553B总线接口协议设计实现,
2023-10-02 10:20:02
下载 1
查看 975
www.eeworm.com
之后是系统的软件设计与开发调试过程,主要是ARM软件的设计过程,包括了工程与任务的创建、μC/OS-II 操作系统的移植和各功能模块的设计等。最后是全文的工作总结与展望。
2023-11-15 16:40:01
下载 9
查看 3,911
www.eeworm.com
为了保证该设计的可靠性,首先是进行编译码的算法验证;其次通过在FPGA的集成设计环境QuartusⅡ软件中完成HDB3码的编译、综合、仿真等步骤,通过下载电缆下载到特定的FPGA芯片上,用逻辑分析仪进行时序仿真
2013-05-26 05:20:01
下载 53
查看 1,154
www.eeworm.com
整个设计及各个模块都在Altera公司的开发环境QuartusⅡ以及第三方仿真软件Modelsim上进行了逻辑综合以及仿真。
2013-06-08 00:20:02
下载 114
查看 1,147
www.eeworm.com
设计中,通过QuartusⅡ、ModelSim和Protel 99等电子设计自动化开发工具完成了一个高性能嵌入式软硬件系统的设计及仿真验证;采用了实用小巧的嵌入式实时操作系统μC/OS-Ⅱ,为应用系统的实时性提供了保证
2013-07-22 00:50:01
下载 129
查看 1,118
www.eeworm.com
整个设计利用ALTERA公司提供的QUARTUSⅡ4.0开发软件,采用先进的层次化设计思想,使用一片FPGA芯片完成了整个FFT处理器的电路设计。
2013-07-01 15:00:01
下载 66
查看 1,101
www.eeworm.com
首先介绍了语音编码研究的发展状况以及低速率语音编码研究的意义,接着在对MELP算法进行深入分析的基础上,提出了利用DSP Builder在Matlab中建模的思路及实现过程,最后本文把重点放在MELP声码器的编解码器设计上,利用DSP Builder、QuartusⅡ
2013-06-02 13:50:01
下载 55
查看 1,120
www.eeworm.com
根据FPGA的高速并行处理能力和全硬件实现的特点,采用直接序列扩频技术,借助QuartusⅡ6.0及Protel99se工具,完成了系统的软件仿真和硬件电路设计。
2013-05-18 00:00:01
下载 29
查看 1,174
www.eeworm.com
为了保证该设计的可靠性,首先是进行编译码的算法验证;其次通过在FPGA的集成设计环境QuartusⅡ软件中完成HDB3码的编译、综合、仿真等步骤,通过下载电缆下载到特定的FPGA芯片上,用逻辑分析仪进行时序仿真
2013-04-24 16:38:36
下载 150
查看 1,144
www.eeworm.com
最后使用QuartusⅡ将整个系统工程文件综合、布局布线。在察看时序报告无误后,将系统配置文件下载至FPGA开发板中。
2013-08-05 06:50:01
下载 98
查看 1,139
www.eeworm.com
并应用硬件描述(VHDL)语言在QuartusⅡ4.0环境下设计了各软件模块和功能仿真。
2013-04-24 16:38:40
下载 98
查看 1,219
www.eeworm.com
大体来说有两类:一是,step
by step的指导如何操作Quartus软件,这类方法的优点是上手快,但却有知其然
不知其所以然之惑
2022-08-11 02:10:01
下载 3
查看 7,460
www.eeworm.com
为了保证该设计的可靠性,首先是进行编译码的算法验证;其次通过在FPGA的集成设计环境QuartusⅡ软件中完成HDB3码的编译、综合、仿真等步骤,通过下载电缆下载到特定的FPGA芯片上,用逻辑分析仪进行时序仿真
2023-06-11 20:01:11
下载 1
查看 1,547
www.eeworm.com
整个设计利用ALTERA公司提供的QUARTUSⅡ4.0开发软件,采用先进的层次化设计思想,使用一片FPGA芯片完成了整个FFT处理器的电路设计。
2023-06-13 15:30:29
下载 1
查看 4,300
www.eeworm.com
设计中,通过QuartusⅡ、ModelSim和Protel 99等电子设计自动化开发工具完成了一个高性能嵌入式软硬件系统的设计及仿真验证;采用了实用小巧的嵌入式实时操作系统μC/OS-Ⅱ,为应用系统的实时性提供了保证
2023-06-15 06:30:06
下载 3
查看 5,048
www.eeworm.com
协议标准,设计了(2,1,6)卷积码Viterbi译码器,采用串行方式进行回溯译码,利用双口RAM存储路径度量和幸存信息.电路使用Verilog HDL语言进行描述,ModelSim软件进行功能仿真,Quartus
2023-06-26 16:40:03
下载 8
查看 7,771
www.eeworm.com
根据FPGA的高速并行处理能力和全硬件实现的特点,采用直接序列扩频技术,借助QuartusⅡ6.0及Protel99se工具,完成了系统的软件仿真和硬件电路设计。
2023-06-27 02:30:03
下载 8
查看 8,521
www.eeworm.com
最后对滞环控制算法进行了模块划分,将其划分为Pl算法模块,限幅与指令电流生成模块,滞环比较模块,PWM脉冲生成及死区保护模块,AD控制及数据储存模块,并在Quartus IⅡ软件环境下,使用VHDL语言通过编程实现模块化设计
2023-09-04 07:20:01
下载 1
查看 5,602