找到约 4,391 条结果
www.eeworm.com
Protel99 容易使用的特性就是新的“这是什么”帮助。按下
任何对话框右上角的小问号,然后选择你所要的信息。
2014-03-26 09:57:50
下载 36
查看 1,106
www.eeworm.com
Protel99 容易使用的特性就是新的“这是什么”帮助。按下
任何对话框右上角的小问号,然后选择你所要的信息。
2013-10-17 16:52:01
下载 31
查看 1,078
www.eeworm.com
测试数据:
m的初值为20,n=7 ,7个人的密码依次为3,1,7,2,4,7,4,首先m=6,则正确的输出是什么?
2014-12-19 21:57:03
下载 58
查看 1,057
www.eeworm.com
第八,GC是什么? 为什么要有GC?
基础。
第九,String s = new String("xyz") 创建了几个String Object?
2017-05-20 00:24:02
下载 61
查看 1,078
www.eeworm.com
在本教材中,针对LilyPad的特点和定位,以不同于其他Arduino系列控制板的入式对LilyPad是什么,以及它可以做什么进行了详细的介绍。
2022-07-05 02:20:02
下载 9
查看 1,104
www.eeworm.com
由于刚开始连eMMC这个概念都不知道是什么,所以上网搜了不少资料。
2022-07-07 23:10:02
下载 20
查看 911
www.eeworm.com
AD_Demo 这个程序为例重新建一个Arm_Uart0_AD_Demo 这个例程
保存名字为:
Arm_Uart0_AD_Demo
选择芯片:LPC2142(看看你的是什么芯片就选什么
2022-07-22 10:20:02
下载 1
查看 5,026
www.eeworm.com
vxWorksIP路由器的开发
宽 带上网已经不是什么新鲜事情,人们对相关的网络器件已经不再陌生,比如说常见的路由器。
2022-08-15 04:30:01
下载 5
查看 6,299
www.eeworm.com
究竟是什么让FPGA与微控制器如此不同而又如此多样化?本文继续探索FPGA,重点关注触发器和查找表(LUT)在逻辑块中的作用。
FPGA内部的基本构建模块是触发器和查找表(LUT)。
2022-09-10 00:40:02
下载 8
查看 816
www.eeworm.com
Protel99 容易使用的特性就是新的“这是什么”帮助。按下
任何对话框右上角的小问号,然后选择你所要的信息。
2023-05-05 17:00:03
下载 1
查看 2,332
www.eeworm.com
论文的目的是在深入分析研究H.264/AVC视频编码标准基本档次核心算法的基础上,在FPGA上设计基本档次各个核心算法的硬件电路,并使用VerilogHDL硬件描述语言在QuartusⅡ中描述实现,最后在
2023-06-27 06:40:03
下载 3
查看 2,987
www.eeworm.com
第三:JLINK 用SWD方式调试此款板子时,需要把板子上的R4,R5断开(因其板子上有STLINK
II)否则调试不成功哟
一 设置仿真器类型----JLINK或JTRACE
二
2013-10-13 23:32:01
下载 183
查看 1,124
www.eeworm.com
最近很多嵌入式开发者都以misra C来衡量自己的编码风格,比如著名的uC/OS-II就得意地宣称自己99%遵守misra标准。
2013-12-22 17:28:04
下载 151
查看 1,164
www.eeworm.com
开发环境:ADS 1.2/SDT 2.51
GUI测试,由于没有触摸屏,所以将触摸屏的代码给屏蔽了;
请将FS44B0II开发板连接好交叉网线、直连串口线、电源,
并连接好G57液晶屏,同时还要连接好背光电源
2013-12-20 18:30:01
下载 41
查看 1,067
www.eeworm.com
DDR2/DDR II(Double Data Rate 2)SDRAM是由JEDEC(电子设备工程联合委员会)进行开发的新生代内存技术标准,它与上一代DDR内存技术标准最大的不同就是,虽然同是采用了在时钟的上升
2022-11-12 04:00:02
下载 3
查看 4,952
www.eeworm.com
本设计使用Verilog HDL对各模块进行了RTL级描述,并使用Quartus II7.2进行了逻辑仿真,最后使用Altera公司的FPGA芯片来进行验证。
2013-05-30 17:40:01
下载 187
查看 1,131
www.eeworm.com
论文的最后分别用Modelsim和Quartus II进行了FIR数字滤波器的前仿真和后仿真,将仿真的结果和Matlab中原理验证时得到的理想值进行了比较,并对所产生的误差进行了分析。
2013-05-24 13:50:01
下载 177
查看 1,148
www.eeworm.com
最后,根据FPGA在伺服系统主要任务,用VHDL语言和原理图在FPGA芯片中分别编制实现DAC0832接口控制功能、光电编码器与脉冲发生电路的程序代码;并在Quartus II6.0环境下通过仿真,且得到仿真的波形符合系统功能要求
2013-06-30 08:40:01
下载 184
查看 1,222
www.eeworm.com
论文的最后分别用Modelsim和Quartus II进行了FIR数字滤波器的前仿真和后仿真,将仿真的结果和Matlab中原理验证时得到的理想值进行了比较,并对所产生的误差进行了分析。
2013-07-15 07:30:01
下载 52
查看 1,125
www.eeworm.com
书中列举的大部分Verilog设计实例和实验示例实现的EDA工具平台是Quartus II,硬件平台是Cyclone III系列FPGA,并在EDA实验系统上通过了硬件测试。
2022-09-14 08:00:02
下载 5
查看 3,678