找到约 4,391 条结果
www.eeworm.com
本设计的主要内容是3比特软判决Viterbi译码器的FPGA实现,设计是采用硬件VHDL语言来完成,并在ModelSim和Quartus Ⅱ软件环境下进行编译和仿真。
2023-11-01 04:40:02
下载 2
查看 7,545
www.eeworm.com
实验以及仿真 基础实验三_SOPC_LED 基础实验四_Flash烧写 基础实验五_定时器实验 基础实验六_按键以及PIO口中断实验 实验七_网卡使用 ,这些实验室用到了SOPC BUILDER 与NOIS ii
2013-08-12 12:00:01
下载 145
查看 1,081
www.eeworm.com
Altera公司的Arria II GX FPGA内集成了支持链式DMA传输功能的PCI Express硬核,适应了PCI Express总线高速度的要求。
2013-11-20 03:40:01
下载 169
查看 1,217
www.eeworm.com
(1)28nm FPGA,在成本、功耗和性能上达到均衡;
(2)包括低功耗6G和10G串行收发器;
(3)总功耗比6G Arria II
2013-10-26 23:44:02
下载 153
查看 1,127
www.eeworm.com
Altera公司的Arria II GX FPGA内集成了支持链式DMA传输功能的PCI Express硬核,适应了PCI Express总线高速度的要求。
2014-12-22 03:26:02
下载 187
查看 1,258
www.eeworm.com
(1)28nm FPGA,在成本、功耗和性能上达到均衡;
(2)包括低功耗6G和10G串行收发器;
(3)总功耗比6G Arria II
2013-10-21 04:40:01
下载 170
查看 1,067
www.eeworm.com
EasyUSB 读写PDIUSBD12的API函数(Win32标准动态库)
PCTest PC机端演示软件,提供可执行文件PCTest.exe及源程序
D12 For uCos-II
2016-07-02 10:52:02
下载 156
查看 1,088
www.eeworm.com
实验以及仿真 基础实验三_SOPC_LED 基础实验四_Flash烧写 基础实验五_定时器实验 基础实验六_按键以及PIO口中断实验 实验七_网卡使用 ,这些实验室用到了SOPC BUILDER 与NOIS ii
2017-01-21 20:55:02
下载 64
查看 1,070
www.eeworm.com
及海量存储设备高度集成于一块尺寸仅为70mm×50mm 的PCB 板上,并直接以固件形式提供致远公司自主开发的FAT 文件管理系统、USB 协议栈、TCP/IP 协议栈、MODBus协议栈以及正版μC/OS-II
2022-10-08 14:00:02
下载 2
查看 5,672
www.eeworm.com
· 摘要: 针对当前无人机发展的要求,以前的数据采集系统在功能与性能上已经不能满足现在机载计算机整体发展的要求,在此提出了一种基于DSP和μC/OS-II的无人机数据采集系统;硬件设计部分给出了系统的硬件原理图
2024-08-09 10:50:01
下载 4
查看 8,985
www.eeworm.com
运算能力强和集成硬件资源丰富等特点,设计了以TMS320LF2407A为核心的双DSP结构的电能质量监测系统;它与单个DSP系统相比,提高了监控系统的可靠性;文中给出了硬件电路设计,同时介绍了采用μC/OS-II
2024-10-26 23:50:02
下载 4
查看 8,881
www.eeworm.com
该代码集成了UCOS-II操作系统支持,确保了系统的稳定性和高效性。无论是初学者还是经验丰富的开发者,都能从中受益匪浅。
2025-11-28 14:42:51
下载 3
查看 77
www.eeworm.com
例如,解决问题的任务是什么?工作过程是什么?现有的条件,已知的数据,对运算的精确和速度方面的要求是什么?设计的硬件结构是否方便编程等等。
2013-10-10 13:36:01
下载 79
查看 1,078
www.eeworm.com
软件仿真验证以后,对设计出的均衡器的各个模块用Verilog语言进行了硬件描述,然后使用QuartusⅡ对其进行功能和时序的仿真验证,最后在采用了Altera公司Stratix系列EPlS808956C6
2023-10-04 05:10:01
下载 3
查看 7,829
www.eeworm.com
软件仿真验证以后,对设计出的均衡器的各个模块用Verilog语言进行了硬件描述,然后使用QuartusⅡ对其进行功能和时序的仿真验证,最后在采用了Altera公司Stratix系列EPlS808956C6
2024-04-06 23:40:01
下载 5
查看 2,978
www.eeworm.com
本论文正是采用基于FPGA硬件平台来实现了一个直接序列扩频通信基带系统,该系统的实现涉及扩频通信和有关FPGA的相关知识,以及实现这些模块的VHDL硬件描述语言和QuartusⅡ开发平台,目标是实现一个集成度高
2013-04-24 16:38:21
下载 78
查看 1,112
www.eeworm.com
builder以及Quartus Ⅱ开发软件进行SOPC(System On a Programmable Chip)设计流程后,依据调制解调算法提出了一种基于DSP Builder调制解调器的SOPC
2013-06-24 09:30:01
下载 171
查看 1,215
www.eeworm.com
builder以及Quartus Ⅱ开发软件进行SOPC(System On a Programmable Chip)设计流程后,依据调制解调算法提出了一种基于DSP Builder调制解调器的SOPC
2013-05-28 11:00:01
下载 93
查看 1,233
www.eeworm.com
builder以及Quartus Ⅱ开发软件进行SOPC(System On a Programmable Chip)设计流程后,依据调制解调算法提出了一种基于DSP Builder调制解调器的SOPC
2023-06-26 20:50:03
下载 4
查看 9,809
www.eeworm.com
本论文正是采用基于FPGA硬件平台来实现了一个直接序列扩频通信基带系统,该系统的实现涉及扩频通信和有关FPGA的相关知识,以及实现这些模块的VHDL硬件描述语言和QuartusⅡ开发平台,目标是实现一个集成度高
2023-09-26 08:10:01
下载 2
查看 2,337