找到约 4,391 条结果
www.eeworm.com
/>
ARM内核级LPC系列的芯片内部结构知识
了解ADS1.2编译软件,其中各种伪指令及与C语言接口资料
阅读UCOS2.52源码及结构,可参阅本人编写的《Ucos_II
2013-11-10 19:04:01
下载 60
查看 1,138
www.eeworm.com
1) 管理员功能:
i 用户管理:增加、删除用户;
ii 记录录入、修改、删除
iii 查询:单项查询、多项查询
2014-01-10 11:59:01
下载 37
查看 1,089
www.eeworm.com
chose to do this in hardware, because our initial implementation using running software on the NIOS II
2014-11-22 03:34:37
下载 194
查看 1,089
www.eeworm.com
该仪器基于32位高性能嵌入式ARM 微处理器和实时多任务操作系统μC/OS II的平台上设计实现,具有心电和血压信号的采集、存储和查询功能,同时提供室性早搏等12种异常心电的自动诊断。
2023-05-08 20:50:02
下载 10
查看 8,058
www.eeworm.com
MicroBlaze的FPGA与I2C总线AD的接口设计,介绍了内嵌32位软处理器MicroBlaze的FPGA与外部I2C总线的模数转换器MCP322的接口电路与程序设计,采用Xilinx公司Spartan II
2023-05-11 01:50:02
下载 9
查看 6,194
www.eeworm.com
主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率\r\n测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频\r\n模块,并且利用EDA开发平台QUARTUS11
2013-08-16 03:00:02
下载 136
查看 1,090
www.eeworm.com
基于Quartus Ⅱ开发软件,运用verilog 语言,在FPGA 实现VGA 的显示 。基于这种设计方法,可以在不使用VGA 显示卡和计算机的情况下,实现VGA 图像的显示和控制。
2014-04-02 13:51:18
下载 132
查看 1,122
www.eeworm.com
这个源码是用altera公司的开发工具NIOS II IDE开发的基于软核处理器的AD、DA控制程序.
18. 此源码是利用altera公司的NIOS II IDE开发的.
19.
2015-04-24 09:50:56
下载 62
查看 9,560
www.eeworm.com
本文将嵌入式技术与工业控制器相结合,设计和开发了基于ARM和μC/OS-II的压铸机控制系统。 文章在综述了压铸机控制系统国内外进展和查阅了基于ARM的嵌入式系统现状的基础上。
2023-12-13 17:30:01
下载 4
查看 9,721
www.eeworm.com
采用模块化的设计方法使用VHDL语言编写出源程序,在Virtex-II Pro 开发板上成功实现了整个系统。测试结果表明该系统正确实现了STEL-2000A的核心功能。
2013-11-06 05:12:01
下载 41
查看 1,122
www.eeworm.com
采用模块化的设计方法使用VHDL语言编写出源程序,在Virtex-II Pro 开发板上成功实现了整个系统。测试结果表明该系统正确实现了STEL-2000A的核心功能。
2013-11-19 15:40:01
下载 120
查看 1,093
www.eeworm.com
讨论了硬件设计方面重点对具体核心器件结构、特点以及有关FPGA的设计流程和控制器Verilog HDL硬件编程语言代码方面内容,确定了基于FPGA浮点运算及矩阵运算单元的Verilog HDL设计方法,在Quartus
2013-07-07 09:10:01
下载 90
查看 1,411
www.eeworm.com
最后,对所设计的包头分类匹配模块在Quartus II进行仿真评估,将实验结果与已有的一些分类算法进行了比较。结果说明,本设计在匹配速度和更新速度上有优势,但消耗了较多的存储空间.
2013-07-17 13:20:01
下载 65
查看 1,149
www.eeworm.com
在Quartus II环境下,采用模块化设计思想,借助Verilog语言及调用FPGA内部IP核完成了系统逻辑设计,包括:12C配置模块、有效数据提取模块、灰度分量提取模块、帧缓存模块、图像算法处理模块
2023-06-03 06:20:07
下载 7
查看 2,863
www.eeworm.com
讨论了硬件设计方面重点对具体核心器件结构、特点以及有关FPGA的设计流程和控制器Verilog HDL硬件编程语言代码方面内容,确定了基于FPGA浮点运算及矩阵运算单元的Verilog HDL设计方法,在Quartus
2023-09-27 00:20:01
下载 4
查看 1,215
www.eeworm.com
最后,对所设计的包头分类匹配模块在Quartus II进行仿真评估,将实验结果与已有的一些分类算法进行了比较。结果说明,本设计在匹配速度和更新速度上有优势,但消耗了较多的存储空间.
2023-10-04 06:10:01
下载 6
查看 7,200
www.eeworm.com
最后,对所设计的包头分类匹配模块在Quartus II进行仿真评估,将实验结果与已有的一些分类算法进行了比较。结果说明,本设计在匹配速度和更新速度上有优势,但消耗了较多的存储空间.
2024-03-25 16:00:01
下载 8
查看 9,478
www.eeworm.com
根据设计要求,选择合适的FPGA逻辑器件和配置器件,使用QuartusⅡ软件开发可编程逻辑器件及VHDL编程,给出了用QuartusⅡ软件进行数字检相测量的系统仿真结果和混频电路、比较电路、数字检相电路的实验结果
2013-04-24 16:38:25
下载 68
查看 1,105
www.eeworm.com
根据设计要求,选择合适的FPGA逻辑器件和配置器件,使用QuartusⅡ软件开发可编程逻辑器件及VHDL编程,给出了用QuartusⅡ软件进行数字检相测量的系统仿真结果和混频电路、比较电路、数字检相电路的实验结果
2013-07-25 09:50:02
下载 75
查看 1,089
www.eeworm.com
根据设计要求,选择合适的FPGA逻辑器件和配置器件,使用QuartusⅡ软件开发可编程逻辑器件及VHDL编程,给出了用QuartusⅡ软件进行数字检相测量的系统仿真结果和混频电路、比较电路、数字检相电路的实验结果
2023-11-01 14:10:01
下载 1
查看 2,649