华为FPGA设计规范 VERILOG约束 编程规范时序分析等全套资料:
FPGA技巧Xilinx.pdf
HuaWei Verilog 约束.rar
Synplify
频谱分析仪的主要工作原理
接收到的中频模拟信号经过A/D转换为14位的数字信 号,首先对数字信号进行数字下变频(DDC),得到I路、Q路信号,然后根据控制信号对I路、Q路信号进行抽取滤波,使用CIC抽取滤波器完成,然后在分 别对I路、Q路信号分别进行低通滤波,滤波器采用FIR滤波器和半带滤波器相结合的方式,然后对信号进行加窗、F
Xilinx Next Generation 28 nm FPGA Technology Overview
Xilinx has chosen 28 nm high-&kappa
频谱分析仪的主要工作原理
接收到的中频模拟信号经过A/D转换为14位的数字信 号,首先对数字信号进行数字下变频(DDC),得到I路、Q路信号,然后根据控制信号对I路、Q路信号进行抽取滤波,使用CIC抽取滤波器完成,然后在分 别对I路、Q路信号分别进行低通滤波,滤波器采用FIR滤波器和半带滤波器相结合的方式,然后对信号进行加窗、F
Xilinx Next Generation 28 nm FPGA Technology Overview
Xilinx has chosen 28 nm high-&kappa
该文档为FPGA的LVDS介绍和xilinx原语的使用方法中文说明文档,是一份还算不错的参考文档,感兴趣的可以看看,,,,,,,,,,,