找到约 2,991 条结果
www.eeworm.com
本文主要针对路由器内部交换FPGA芯片数据转发流程的特点,分析研究了传统交换FPGA所采用的交换算法,针对简单FIFO算法所产生的线头阻塞现象,结合虚拟输出队列(VOQ)机制及队列仲裁算法(RRM)的特点
2024-03-10 14:10:01
下载 8
查看 1,967
www.eeworm.com
系列单片开关电源模块中的应用
第七章 LinkSwitch-TN系列单片开关电源的应用
第八章 LinkSwitch-HF系列单片开关电源的应用
第九章 DPA-Switch系列单片DC
2013-11-23 02:28:01
下载 72
查看 1,134
www.eeworm.com
span>触摸检测 PAD 的大小可依不同的灵敏度设计在合理的范围内, 低功耗与宽工作电压, 是此触摸芯片在 DC
2019-11-14 09:56:46
下载 1
查看 667
www.eeworm.com
TPA31XxD2器件在短路和过热,以及过压、欠压和DC情况下受到完全保护。故障被报告给处理器,从而避免过载情况下对器件造成的损坏。
2022-04-08 02:00:02
下载 10
查看 351
www.eeworm.com
then the main controller controls the LMD18200T to control the direction and the rotation speed of the DC
2023-09-21 03:20:01
下载 5
查看 8,901
www.eeworm.com
提出了分布式算法、加法器网络法以及分段FIFO等实现方法。最后,提出了一种QuartusII与MATLAB联合仿真的方法。此方法能够直观的检验滤波器的滤波效果,提高设计效率。
2013-04-24 16:38:24
下载 179
查看 1,256
www.eeworm.com
描述了本系统的软件开发平台,包括嵌入式Linux开发流程以及移植到具体硬件平台需要完成的工作,如 U-Boot 的移植、Linux内核的编译与裁剪、文件系统的制作等; 第四章:首先论述了本系统中的难点 FIFO
2013-04-24 16:38:32
下载 134
查看 1,198
www.eeworm.com
该图像采集系统在硬件系统上以ARM芯片S3C44BOX为核心,利用CMOS图像传感器采集图像;以FIFO帧存储器暂存图像数据,解决了ARM芯片与图像传感器之间速率的不同步问题;并充分利用了FPGA/CPLD
2013-04-24 16:38:34
下载 186
查看 1,139
www.eeworm.com
4)提出了一种自相关信号检测FPGA实现方案,通过改变FIFO长度改变自相关运算点数,实现了弱信号检测。提出通过二次门限处理来消除检测脉冲中的毛刺和凹陷,降低了虚警概率,提高了检测结果的可靠性。
2013-06-13 06:00:02
下载 143
查看 1,169
www.eeworm.com
该图像采集系统在硬件系统上以ARM芯片S3C44BOX为核心,利用CMOS图像传感器采集图像;以FIFO帧存储器暂存图像数据,解决了ARM芯片与图像传感器之间速率的不同步问题;并充分利用了FPGA/CPLD
2023-06-14 11:30:11
下载 4
查看 752
www.eeworm.com
4)提出了一种自相关信号检测FPGA实现方案,通过改变FIFO长度改变自相关运算点数,实现了弱信号检测。提出通过二次门限处理来消除检测脉冲中的毛刺和凹陷,降低了虚警概率,提高了检测结果的可靠性。
2023-06-27 01:00:05
下载 4
查看 6,810
www.eeworm.com
提出了分布式算法、加法器网络法以及分段FIFO等实现方法。最后,提出了一种QuartusII与MATLAB联合仿真的方法。此方法能够直观的检验滤波器的滤波效果,提高设计效率。
2023-10-12 03:50:01
下载 4
查看 1,875
www.eeworm.com
描述了本系统的软件开发平台,包括嵌入式Linux开发流程以及移植到具体硬件平台需要完成的工作,如 U-Boot 的移植、Linux内核的编译与裁剪、文件系统的制作等; 第四章:首先论述了本系统中的难点 FIFO
2023-12-31 03:40:02
下载 5
查看 1,820
www.eeworm.com
4)提出了一种自相关信号检测FPGA实现方案,通过改变FIFO长度改变自相关运算点数,实现了弱信号检测。提出通过二次门限处理来消除检测脉冲中的毛刺和凹陷,降低了虚警概率,提高了检测结果的可靠性。
2024-03-21 11:40:01
下载 9
查看 5,583
www.eeworm.com
BR>14.2.1初始化设置230
14.2.2IN数据传输230
14.3等时OUT传输231
14.3.1初始化设置231
14.3.2数据传输232
14.4设置等时FIFO
2013-11-21 08:32:01
下载 161
查看 1,431
www.eeworm.com
2、MCS51单片机和8051、8031、89C51等的关系我们平常老是讲8051,又有什么8031,现在又有89C51,它们之间究竟是什么关系?
2013-11-17 13:52:01
下载 195
查看 1,179
www.eeworm.com
第1 章 体系结构 ARM经典300问与答
第1 问:
Q:请问在初始化CPU 堆栈的时候一开始在执行mov r0, LR 这句指令时处理器是什么模式
2013-11-22 04:08:01
下载 139
查看 1,077
www.eeworm.com
上算法需要处理的数据,预处理算法在C++算法的基础上进行了优化,最大的减少了运算量,提高了运算速度,16 位计算器模块使得在算法实现时可以根据系统要求,在FPGA的ip 核和自己设计的模块之间选择性能更好的一个来调用,FIFO
2013-07-13 23:20:01
下载 147
查看 1,243
www.eeworm.com
在时序数字逻辑设计上,充分利用FPGA中丰富的时序资源,如锁相环PLL、触发器,缓冲器FIFO、计数器等,能够方便的完成对系统输入输出时钟的精确控制以及根据系统需要对各处时序延时进行修正。
2013-07-09 14:10:01
下载 88
查看 1,265
www.eeworm.com
在时序数字逻辑设计上,充分利用FPGA中丰富的时序资源,如锁相环PLL、触发器,缓冲器FIFO、计数器等,能够方便的完成对系统输入输出时钟的精确控制以及根据系统需要对各处时序延时进行修正。
2013-06-09 04:30:01
下载 102
查看 1,198