找到约 2,652 条结果
www.eeworm.com
分布式光纤测温系统是一种用于实时测量空间温度场分布的传感器系统.介绍了一种以数字信号处理器(DSP)为核心,以并行高速流水线式A/D转换器、先入先出队列芯片(FIFO)、可编程逻辑器件(CPLD
2024-08-17 22:00:02
下载 8
查看 8,410
www.eeworm.com
以线切割机床控制系统为平台,论述了一种利用嵌入式控制器实现的机床分时控制系统.通过工业PC与控制器之间的PCI总线通讯及相应控制软件实现双CPU控制,各自承担不同性质的控制功能.控制器采用DSP作为CPU,结合外围CPLD
2024-08-19 00:00:01
下载 10
查看 1,500
www.eeworm.com
nbsp; 在分析机器人比赛对机器人寻线行走功能的基础上,提出了一种寻线行走机器人的设计方法,采用高性能的DSP完成核心处理功能,为满足光电检测I/O端口数目和其它辅助数字电路的需要,在核心控制板上增加了CPLD
2024-08-21 03:00:01
下载 1
查看 2,176
www.eeworm.com
、助力、发电一体化应用于混合动力汽车ISG系统中,实现混合动力汽车ISG系统的起动、助力、发电等基本功能,同时设计了系统的整体控制策略,构造了基于TMS320F240和EPM7128S为核心的DSP+CPLD
2024-08-31 09:00:01
下载 1
查看 8,410
www.eeworm.com
· 摘要: 针对控制算法复杂度的提高和嵌入式工业控制器处理能力有限的问题,提出基于DSP和PMC局部总线的快速控制系统设计,包括以DSP、双口 RAM、PCI桥和CPLD为主要芯片构成通用标准化硬件平台搭建
2024-08-31 21:10:02
下载 5
查看 9,053
www.eeworm.com
·摘要: 介绍一种基于DSP实现弱目标跟踪的方法,该系统主要是以高速数字信号处理器TMS320C6203作为核心器件,并与FPGA和CPLD相结合跟踪弱目标.首先通过统计像素数的方法粗略计算目标位置
2024-09-09 11:10:01
下载 2
查看 2,104
www.eeworm.com
介绍了数字水准仪数据采集和处理系统的原理与设计,设计一种基于定点DSP TMS320VC5402的信号采集与处理系统,该系统应用了美国德州仪器(TI)公司生产的8位半闪速结构模数转换器,采用FIFO技术进行缓存,CPLD
2024-09-16 14:40:01
下载 4
查看 4,092
www.eeworm.com
接口的航空总线ARINC429接口板的实现方案.其中,用TI公司的TMS320F206作为板卡的嵌入式CPU,有效地提高了板卡的执行速度,简化了外围电路的设计.译码、控制和中断逻辑用Altera公司的CPLD
2024-09-29 09:40:02
下载 7
查看 7,968
www.eeworm.com
·摘要: 应用数字信号处理器(DSP)的特殊资源,采用DMA方式实现主机与从机之间的双机通信,并利用DMA功能实现主机下载DSP程序.为了充分发挥DSP的数据处理能力,采样系统通过CPLD构成了独立的采样控制逻辑
2024-10-18 09:50:01
下载 1
查看 4,539
www.eeworm.com
·摘要: 采用某一单独的控制芯片已不能实现数字化电阻焊机的数字控制及多任务,本文针对此问题提出了将ARM、DSP和CPLD相结合的电阻焊机主控制器设计方案,并在ARM开发板上构建Linux平台以支持焊机的多任务实现
2024-11-08 18:20:01
下载 7
查看 8,797
www.eeworm.com
内容涵盖了从基础到进阶的各种编程实例,非常适合用于学习CPLD/FPGA开发技术。通过这些实用性强、结构清晰的代码示例,您可以快速掌握EPM240的应用技巧,并将其灵活应用于自己的项目中。
2025-11-25 21:49:14
下载 2
查看 96
www.eeworm.com
MSP430单片机学习资料
pic单片机的学习资料
STM32开发板例程(库函数版本)
vb与单片机原程序
书籍资料
图书馆资料
基础资料
实验指导书
数字应用电路
数字教师手册
数字电子系统设计(CPLD
2021-06-10 17:45:33
www.eeworm.com
而CPLD因其固有的价格优势、保密性好等特点使得它在工业控制领域得到广泛应用。
2023-10-12 19:50:01
下载 6
查看 836
www.eeworm.com
本设计中选用目前应用较广泛的VHDL硬件电路描述语言,实现对路口交通灯系统的控制器的硬件电路描述,通过编译、仿真,并下载到CPLD器件上进行编程制作,实现交通灯系统的控制过程。
2014-12-05 03:17:02
下载 115
查看 1,060
www.eeworm.com
用一个8倍波特率的时钟将发送或接受每一位bit的周期时间划分为8个时隙以使通信同步.程序的工作过程是:串口处于全双工工作状态,按动key2,FPGA/CPLD向PC发送“21 EDA"KEY1
2022-09-24 05:10:04
下载 10
查看 8,499
www.eeworm.com
· 摘要: 为了实现视频图像的实时处理,采用基于DSP+FPGA的线性流水阵列结构,用现场可编程门阵列FPGA对采集的视频数字图像做预处理,并结合大规模可编程逻辑阵列CPLD进行逻辑控制
2013-06-17 12:40:02
下载 51
查看 1,200
www.eeworm.com
本文介绍了一个使用 VHDL 描述计数器的设计、综合、仿真的全过程,作为我这一段
时间自学 FPGA/CPLD 的总结,如果有什么不正确的地方,敬请各位不幸看到这篇文章的
大侠们指正,在此表示感谢。
2016-10-04 00:17:01
下载 160
查看 1,127
www.eeworm.com
主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率
测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频
模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD
2016-11-07 00:43:02
下载 166
查看 1,072
www.eeworm.com
还包含有整套能SPWM波,最大功率点跟踪(MPPT),软件锁相环程序,以及采用CPLD自行设计驱动的4.3’’彩色液晶TFT LCD非常直观地完成了输出信号波形、频谱特性的在线实时显示,以及输入电压、电流
2022-08-16 13:50:02
下载 7
查看 6,673
www.eeworm.com
· 摘要: 针对目前我国在钢轨超声探伤仪的落后现状,提出一种以单片机+DSP+CPLD为核心的高速数字信号处理技术,利用该技术研制的数字式钢轨超声探伤仪很好的解决了单处理器在处理与传输等方面的不足
2023-06-02 04:40:02
下载 7
查看 2,772