找到约 2,098 条结果
www.eeworm.com
分别对这些模块进行了综合和时序仿真,并将验证后通过的系统模块下载到Xilinx virtex-Ⅱ Pro的FPGA中,进行了在线测试,验证了该系统对输入的残差数据实时压缩编码的功能。
2013-05-25 19:00:02
下载 21
查看 1,123
www.eeworm.com
合成孔径雷达预处理的目的,就是缓解高处理数据率和低传输数据率的矛盾,使得在不太影响成像质量的前提下,尽量减少传输的数据率,有利于后续处理的硬件实现,做到实时处理.论文结合电子所合成孔径雷达实时成像处理系统,设计开发了基于Xilinx
2013-07-03 17:10:01
下载 180
查看 1,105
www.eeworm.com
在Xilinx公司的FPGA开发软件ISE6.3i中对正反小波变换做了仿真和实现,结果表明,本设计能高速高精度地完成正反可逆和不可逆小波变换,可以满足各种实时性要求。
2013-07-25 01:10:01
下载 159
查看 1,174
www.eeworm.com
整个信号处理过程全部采用VHDL硬件描述语言来设计,并用Modelsim仿真系统功能进行调试,最后使用了Xilinx 公司可编程的FPGA芯片XC2S100完成,满足系统设计的要求。
2013-07-05 23:20:01
下载 43
查看 1,124
www.eeworm.com
本文对视频图像画面分割技术进行了分析,完成了基于ITU-RBT.656视频数据格式的画面分割方法设计;系统采用Xilinx公司的FPGA作为核心控制器,设计了视频图像画面分割器的硬件电路,该电路在FPGA
2013-04-24 16:38:37
下载 195
查看 1,178
www.eeworm.com
本文基于Xilinx公司的Virtex5系列FPGA平台,使用VerilogHDL语言实现了伪随机数发生模块、随机数接口模块、存储器接口/控制模块和系统控制模块等系统功能模块,以及基本位交叉算子模块、PMX
2013-06-15 18:40:02
下载 90
查看 1,155
www.eeworm.com
请问专家:
1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可更改?若能更改,则必须要满足什么条件下更改?
2013-10-12 03:56:01
下载 153
查看 1,127
www.eeworm.com
请问专家:
1、在设计中,先用Xilinx MIG工具生成DDR2的Core后,管脚约束文件是否还可更改?若能更改,则必须要满足什么条件下更改?
2013-10-21 04:48:01
下载 91
查看 1,151
www.eeworm.com
核心板 核心板 采用了 Xilinx最新的基于 最新的基于 最新的基于 28nm工艺的 工艺的 Zynq-7000 All Programmable SoC平 台, 集成了 集成了 单/双核 ARM Cortex-A9
2022-02-12 13:30:01
下载 2
查看 4,567
www.eeworm.com
2022-05-09 00:30:02
下载 6
查看 559
www.eeworm.com
通过FMC连接器与Xilinx公司的Virtex-6FPGAML605开发板相连,实现射频应用开发,在宽带通信、测试等场合均能有良好的表现,对现阶段的软件无线电研究以及产品开发有着用药的价值和意义。
2022-07-11 11:20:02
下载 6
查看 6,584
www.eeworm.com
本文设计了一套硬件教学实验,实验包括三个部分:FPGA设计流程与简单门逻辑,通过一个只包含与门、或门和异或门的简单逻辑电路实验来叙述Xilinx FPGA在ISE中的设计流程;复杂逻辑模块——设计一个简易的
2023-06-10 04:20:03
下载 2
查看 3,890
www.eeworm.com
整个信号处理过程全部采用VHDL硬件描述语言来设计,并用Modelsim仿真系统功能进行调试,最后使用了Xilinx 公司可编程的FPGA芯片XC2S100完成,满足系统设计的要求。
2023-06-11 23:30:06
下载 10
查看 1,796
www.eeworm.com
在数字预失真器设计方面,研究了基于Volterra级数间接学习型预失真器的算法,并在Xilinx公司的XC2VP70型号FPGA完成了该类型预失真器的设计;在实际的硬件电路设计中,针对该算法的特点,在电路实现结构上进行了简化
2023-09-27 07:10:01
下载 8
查看 4,038
www.eeworm.com
本SATA2.0硬盘加解密接口电路在Xilinx公司的Virtex5 XC5VLX50T FPGA上进行测试,目前工作正常,性能良好,已经达到项目性能指标要求。
2023-09-27 12:10:01
下载 2
查看 8,833
www.eeworm.com
本文对视频图像画面分割技术进行了分析,完成了基于ITU-RBT.656视频数据格式的画面分割方法设计;系统采用Xilinx公司的FPGA作为核心控制器,设计了视频图像画面分割器的硬件电路,该电路在FPGA
2023-10-02 05:30:01
下载 9
查看 5,050
www.eeworm.com
(4)在xilinx公司的硬件平台上对系统进行了硬件测试。分别给出了空间图像无损压缩、2倍压缩、4倍压缩和8倍压缩的编码,重建图像取得了较好的质量。
2023-10-02 14:40:02
下载 7
查看 7,692
www.eeworm.com
本文设计了一套硬件教学实验,实验包括三个部分:FPGA设计流程与简单门逻辑,通过一个只包含与门、或门和异或门的简单逻辑电路实验来叙述Xilinx FPGA在ISE中的设计流程;复杂逻辑模块——设计一个简易的
2023-10-04 03:50:01
下载 4
查看 8,719
www.eeworm.com
分别对这些模块进行了综合和时序仿真,并将验证后通过的系统模块下载到Xilinx virtex-Ⅱ Pro的FPGA中,进行了在线测试,验证了该系统对输入的残差数据实时压缩编码的功能。
2023-10-04 09:50:01
下载 5
查看 7,588
www.eeworm.com
上述功能均采用VHDL描述,并在Xilinx(赛灵思)公司Spartan3E系列FPGA XC3S250E上实现,已经应用于视频展台的生产中。
2023-10-05 01:10:01
下载 8
查看 6,382