虫虫首页|资源下载|资源专辑|精品软件
登录|注册

sda

  • 在PC上用并行口模拟I2C总线的C源代码

    在微机上模拟I2C总线的设计,用并行口的D0(PIN2)模拟SCL信号,用D1(PIN3)模拟sda信号。

    标签: I2C 并行口 模拟 总线

    上传时间: 2013-07-13

    上传用户:xuanchangri

  • I2C总线器件在高抗干扰系统中的应用

    I2C总线器件在高抗干扰系统中的应用: 摘要:本文先对I2C总线协议进行了简要叙述,然后介绍了一些常用的抗干扰措施,最后提供了一个利用I2C总线器件24WC01组成的高抗干扰应用方案。 一、I2C总线概述 I2C总线是一双线串行总线,它提供一小型网络系统为总线上的电路共享公共的总线。总线上的器件有单片机LCD驱动器以及E2PROM器等。型号有:PCF8566T、SAA1064T、24WC01等。 两根双向线中,一根是串行数据线(sda),另一根是串行时钟线(SCL)。总线和器件间的数据传送均由这根线完成。每一个器件都有一个唯一的地址,以区别总线上的其它器件。当执行数据传送时,谁是主器件,谁是从器件详见表1。主器件是启动数据发送并产生时钟信号的器件。被寻址的任何器件都可看作从器件。I2C总线是多主机总线,意思是可以两个或更多的能够控制总线的器件与总线连接。

    标签: I2C 总线 器件 中的应用

    上传时间: 2013-11-05

    上传用户:1159797854

  • STL215单片机技术规格书

    功能描述STL215为8位FLASH结构单片机,内置68K字节FLASH程序空间及1.5K字节数据空间。36个双向IO口,可以直接与3.3V及5V的系统连接,仅使用SCL及sda可以在板上下载程序及调试。内置32K带掉电记忆的空间,可以不增加24C01或类似的芯片完成记忆功能。内置由RC振荡独立运行的看门狗,即使在较大干扰的场合也能获得更稳定的运行。内置掉电复位电路,当电压低于额定电压的15%后系统复位,复位后所有IO都为高电平。所有IO口在上电时都为高电平,由STL215内部的上拉电阻拉高。RST复位脚可以用复位IC或使用由电阻及电容组成RC复位以降低成本。晶振使用的范围可从4MHz至33MHz,只需晶振及一个电容即可实现振荡,降低了成本及简化了电路。PD7至PD0没有内置上拉电阻,应用时可接地或增加上拉电阻作控制之用。PB2有遥控输入端口,内置专用的接收硬件,纠错能力更强,在没有用到遥控输入的场合可作普通IO之用。使用龙珠科技专用的AR5升级器可以从SCL及sda下载程序及调试。SCL及sda可与其他标准的I2C器件相连,在有I2C的应用中不需要额外使用资源即可下载程序及调试。配套用WriteAR5.exe文件,可以通过网络升级程序文件,更换及升级软件方便快捷。

    标签: STL 215 单片机技术 规格书

    上传时间: 2013-10-20

    上传用户:cc1015285075

  • USB总线转接芯片CH341

    概述 CH341是一个USB总线的转接芯片,通过USB 总线提供异步串口、打印口、并口以及常用的 2线和4线等同步串行接口。 在异步串口方式下,CH341提供串口发送使能、串口接收就绪等交互式的速率控制信号以及常用的MODEM联络信号,用于将普通的串口设备直接升级到 USB 总线。 在打印口方式下,CH341提供了兼容USB相关规范和 Windows操作系统的标准 USB打印口,用于将普通的并口打印机直接升级到USB总线。 在并口方式下,CH341提供了EPP方式或MEM方式及 BUS扩展方式的 8位并行接口,用于在不需要单片机/DSP/MCU 的环境下,直接输入输出数据。 除此之外,CH341A 芯片还支持一些常用的同步串行接口,例如 2 线接口(SCL 线、sda 线)和 4线接口(CS线、CLK线、DIN线、DOUT线)等。

    标签: USB 341 CH 总线

    上传时间: 2014-12-27

    上传用户:yanyangtian

  • HT48 MCU读写HT24系列EEPROM的应用

    HT48 MCU读写HT24系列EEPROM的应用 HT24 系列的EEPROM 总共8 个管脚,三个为芯片地址脚A0、A1、A2,在单片机对它进行操作时,从sda 输入A0、A1、A2 数据和芯片外部A0、A1、A2 所接地址需一一对应。一个为芯片写保护脚WP,WP 脚接低电平时,芯片可进行读写操作;WP 脚接高时,芯片只可进行读,不可进行写。另外两个管脚为电源脚VCC,VSS。

    标签: EEPROM HT MCU 48

    上传时间: 2013-11-03

    上传用户:jinyao

  • PCF8579 I2C接口的LCD点阵图形列驱动器芯片简介

    PCF8579是一款低功耗的CMOS LCD列驱动器,以1:8,1:16,1:24或1:32的复用率驱动点阵图形显示器。该器件含40个输出脚,可驱动一个32行复用的32×40点阵LCD。最多可级联16个PCF8579,同一I2C总线上最多可挂载32个器件(使用2个从机地址)。PCF8579最适合与PCF8578 LCD行/列驱动器配合使用,这两个器件共同形成了通用LCD点阵驱动芯片组,可以驱动显示多达40960个点。PCF8579与大多数微控制器兼容并通过一个双线I2C总线进行通信。由于部分VDD可以关断,SCL和sda引脚的ESD保护系统并未通过二极管连接到VDD。器件具有自增寻址的显示RAM和显示区域切换等功能,使应用系统的通信量减到最低。

    标签: 8579 PCF I2C LCD

    上传时间: 2013-10-29

    上传用户:dalidala

  • PCA9515D PCA9515DP I2C中继器

    PCA9515 是一款采用BiCMOS 工艺的总线中继器,通过它可以扩展I2C 和SMBus 系统。PCA9515 在保持总线操作模式和特性的情况下,通过缓存数据线(sda)和时钟线(SCL)的数据实现I2C 总线扩展,总线容性负载能力最大为400pF。

    标签: 9515 PCA 9515D I2C

    上传时间: 2013-11-10

    上传用户:asdgfsdfht

  • PCA9516 5channel I2C hub

    The PCA9516 is a BiCMOS integrated circuit intended forapplication in I2C and SMBus systems.While retaining all the operating modes and features of the I2Csystem, it permits extension of the I2C-bus by buffering both the data(sda) and the clock (SCL) lines, thus enabling five buses of 400 pF.The I2C-bus capacitance limit of 400 pF restricts the number ofdevices and bus length. Using the PCA9516 enables the systemdesigner to divide the bus into five segments off of a hub where anysegment to segment transition sees only one repeater delay.

    标签: 5channel 9516 PCA I2C

    上传时间: 2013-11-20

    上传用户:q123321

  • 内置Reset WDT电路的串行E2PROM原理及应用设计

    CAT24Cxxx是集E2PROM存储器, 精确复位控制器和看门狗定时器三种流行功能于一体的芯片。CAT24C161/162(16K),CAT24C081/082(8K),CAT24C041/042(4K)和CAT24C021/022(2K) 主要作为I2C 串行CMOS E2PROM器件,采用先进的CMOS工艺大大降低了器件的功耗。CAT24Cxxx另一特点是16 字节的页写缓冲区,提供8脚DIP和SOIC封装。CAT24Cxxx的复位功能和看门狗定时器功能保证系统出现故障的时候能给CPU一个复位信号。CAT24Cxxx的第2脚输出低电平复位信号,第7脚输出高电平复位信号。CAT24Cxx1 看狗溢出信号从sda脚输出CAT24Cxx2不具备看门狗功能

    标签: E2PROM Reset WDT 内置

    上传时间: 2013-12-11

    上传用户:siying

  • PCA9517 Level translating I2C-

    The PCA9517 is a CMOS integrated circuit that provides level shifting between lowvoltage (down to 0.9 V) and higher voltage (2.7 V to 5.5 V) I2C-bus or SMBus applications.While retaining all the operating modes and features of the I2C-bus system during thelevel shifts, it also permits extension of the I2C-bus by providing bidirectional buffering forboth the data (sda) and the clock (SCL) lines, thus enabling two buses of 400 pF. Usingthe PCA9517 enables the system designer to isolate two halves of a bus for both voltageand capacitance. The sda and SCL pins are over voltage tolerant and arehigh-impedance when the PCA9517 is unpowered.

    标签: translating Level 9517 PCA

    上传时间: 2013-12-25

    上传用户:wsf950131