虫虫首页|资源下载|资源专辑|精品软件
登录|注册

s-ii

  • 基于2ED300C17-S的IGBT驱动电路研究

    在大功率弧焊电源设计中,IGBT 已成为主流的可控功率开关器件。IGBT 驱动电路作为功率电路和控制电路之间的接口,应具备驱动延迟小、安全隔离、IGBT 过电流/过电压保护准确等功能。针对新型高压大功率IGBT 驱动模块2ED300C17-S 的过电流检测及保护功能进行了研究,提出了与过电流保护功能相关的参数选择原则,并进行了实验验证。

    标签: IGBT 300 ED 17

    上传时间: 2013-11-05

    上传用户:kaje

  • nios ii 入门手册中文版

    nios ii 入门手册中文版 一、建立quartus ii工程 首先,双击quartus ii 9.1图标打开软件,界面如下图1.1所示 1.1 新建工程 (1) 点击file –>New  Project  Wizard 出现图1.2所示的对话框。 (2) 点击Next。如图1.3所示:第一行是工程的路径,二、三行为实体名。填好后点击Next。 (3)此处可选择加入已设计好的文件到工程,点击Next。 (4)选择设计器件如图1.5所示。接着点击Next (5)接着点击Next。无需改动,点击finish,显示如下图所示。 (6)此时,工程已经建立完成,接下来需要建立一个原理图输入文件,点击file –>New ->Block  Diagram/Schematic  File  后如图所示。

    标签: nios ii 入门手册

    上传时间: 2014-12-25

    上传用户:cx111111

  • uCOs-ii vv2.8源码

    ucos 源码uCOs-ii vv2.8源码。

    标签: uCOs-ii 2.8 vv 源码

    上传时间: 2013-11-03

    上传用户:zhouchang199

  • UC/Os-ii系统在C8051F120单片机上的移植过程

    实时操作系统μC/Os-ii是一种源代码公开、可移植、可固化、微小内核的嵌入式操作系统。它具有执行效率高、占用空间小、可移植性强、实时性能良好和可扩展性等特点。μC/Os-ii非常适合应用在一些小型的嵌入式产品应用场合,在家用电器,机器人,医疗设备,工业控制,航空器等领域有着广泛的应用。 目前在我国的工业控制领域中,8位单片机依然有着广泛的应用,占据着非常重要的位置。而作为高性能,集成度高,运行速度快的C8051F系列单片机也越来越受到广泛的关注,并不断的应用于各种场合。同时,将μC/Os-ii操作系统移植到C8051F系列单片机上,以其两者的完美结合实现更高性能要求的应用环境中就显得很有必要。

    标签: C8051F120 Os-ii UC

    上传时间: 2013-10-21

    上传用户:赵一霞a

  • APPLE II DMA共享存贮单片机调试卡

    摘要:本文为APPLE II徽型计算机提供了一种康价的单片机调试卡,该卡充分地利用了徽机系统的资源,采用DMA通讯技术实现了主存共事及单片机与650CPU的并行运行。关健词:APPLE II徽型计算机;单片机;调试卡

    标签: APPLE DMA II 单片机调试

    上传时间: 2014-01-22

    上传用户:weixiao99

  • Quartus II 中文教程

    Quartus II 中文教程 您现在阅读的是 Quartus II 简介手册。 Altera® Quartus® II 设计软件是适合单芯片可编程系统 (SOPC) 的最全面的设计环境。 如果您以前用过MAX+PLUS® II 软件、其它设计软件或 ASIC 设计软件,并且准备改用Quartus II 软件,或如果您对 Quartus II 软件有了一些了解但想进一步了解它的功能,那么本手册非常适合您。本手册针对的读者是 Quartus II 软件的初学者,它概述了可编程逻辑设计中Quartus II 软件的功能。 不过,本手册并不是 Quartus II 软件的详尽参考手册。 相反,本手册只是一本指导书,它解释软件的功能以及显示这些功能如何帮助您进行 FPGA 和 CPLD 设计。 本手册按一系列特定的可编程逻辑设计任务来组织内容。 无论是使用 Quartus II 图形用户界面、其它 EDA 工具还是 Quartus II 命令行界面,本手册都将为您介绍最适合设计流程的功能。第一章概述了主要图形用户界面、EDA 工具和命令行界面设计流程。 接下来的每一章开头都介绍了该章的具体用途,并对每个任务流加以概述。 它显示了如何将 Quartus II 软件与现有的 EDA 工具和命令行设计流程集成在一起。另外,手册还向您推荐了有效使用 Quartus II 软件的其它可用资源,例如Quartus II 联机帮助和 Quartus II 联机教程、应用程序说明、白皮书以及Altera 网站提供的其它文档和资源。跟随本手册学习 Quartus II 软件,了解此软件如何帮助您提高效率并缩短设计周期,如何与现有可编程逻辑设计流程集成以及如何快速有效地达到设计、性能和时间要求。

    标签: Quartus II 教程

    上传时间: 2013-12-21

    上传用户:panpanpan

  • 基于ARM926EJ-S内核的低功耗ARM

    TI半导体针对工业应用推出了基于ARM926EJ-S内核的低功耗ARM9处理器AM17xx和AM18xx。其中,AM17xx 和OMAPL137在软件和引脚上兼容;AM18xx 和OMAPL138在软件和引脚上兼容。基于本系列处理器,用户可快速开发出具有强壮可靠操作系统、丰富用户接口、高性能的处理能力的设备。

    标签: ARM EJ-S 926 内核

    上传时间: 2013-10-19

    上传用户:9牛10

  • COs-ii调试插件

    μC/Os-ii调试插件支持μC/Os-ii各种设施的观察。包含任务、信号量、互斥量、邮箱、消息队列、标志、定时器和存储区等。同时可自定义刷新时间,动态的刷新各设施的数据显示,还可以将任务信息保存到日志文件中

    标签: COs-ii 调试插件

    上传时间: 2014-12-27

    上传用户:shen007yue

  • PC机之间串口通信的实现

    PC机之间串口通信的实现一、实验目的 1.熟悉微机接口实验装置的结构和使用方法。 2.掌握通信接口芯片8251和8250的功能和使用方法。 3.学会串行通信程序的编制方法。 二、实验内容与要求 1.基本要求主机接收开关量输入的数据(二进制或十六进制),从键盘上按“传输”键(可自行定义),就将该数据通过8251A传输出去。终端接收后在显示器上显示数据。具体操作说明如下:(1)出现提示信息“start with R in the board!”,通过调整乒乓开关的状态,设置8位数据;(2)在小键盘上按“R”键,系统将此时乒乓开关的状态读入计算机I中,并显示出来,同时显示经串行通讯后,计算机II接收到的数据;(3)完成后,系统提示“do you want to send another data? Y/N”,根据用户需要,在键盘按下“Y”键,则重复步骤(1),进行另一数据的通讯;在键盘按除“Y”键外的任意键,将退出本程序。2.提高要求 能够进行出错处理,例如采用奇偶校验,出错重传或者采用接收方回传和发送方确认来保证发送和接收正确。 三、设计报告要求 1.设计目的和内容 2.总体设计 3.硬件设计:原理图(接线图)及简要说明 4.软件设计框图及程序清单5.设计结果和体会(包括遇到的问题及解决的方法) 四、8251A通用串行输入/输出接口芯片由于CPU与接口之间按并行方式传输,接口与外设之间按串行方式传输,因此,在串行接口中,必须要有“接收移位寄存器”(串→并)和“发送移位寄存器”(并→串)。能够完成上述“串←→并”转换功能的电路,通常称为“通用异步收发器”(UART:Universal Asynchronous Receiver and Transmitter),典型的芯片有:Intel 8250/8251。8251A异步工作方式:如果8251A编程为异步方式,在需要发送字符时,必须首先设置TXEN和CTS#为有效状态,TXEN(Transmitter Enable)是允许发送信号,是命令寄存器中的一位;CTS#(Clear To Send)是由外设发来的对CPU请求发送信号的响应信号。然后就开始发送过程。在发送时,每当CPU送往发送缓冲器一个字符,发送器自动为这个字符加上1个起始位,并且按照编程要求加上奇/偶校验位以及1个、1.5个或者2个停止位。串行数据以起始位开始,接着是最低有效数据位,最高有效位的后面是奇/偶校验位,然后是停止位。按位发送的数据是以发送时钟TXC的下降沿同步的,也就是说这些数据总是在发送时钟TXC的下降沿从8251A发出。数据传输的波特率取决于编程时指定的波特率因子,为发送器时钟频率的1、1/16或1/64。当波特率指定为16时,数据传输的波特率就是发送器时钟频率的1/16。CPU通过数据总线将数据送到8251A的数据输出缓冲寄存器以后,再传输到发送缓冲器,经移位寄存器移位,将并行数据变为串行数据,从TxD端送往外部设备。在8251A接收字符时,命令寄存器的接收允许位RxE(Receiver Enable)必须为1。8251A通过检测RxD引脚上的低电平来准备接收字符,在没有字符传送时RxD端为高电平。8251A不断地检测RxD引脚,从RxD端上检测到低电平以后,便认为是串行数据的起始位,并且启动接收控制电路中的一个计数器来进行计数,计数器的频率等于接收器时钟频率。计数器是作为接收器采样定时,当计数到相当于半个数位的传输时间时再次对RxD端进行采样,如果仍为低电平,则确认该数位是一个有效的起始位。若传输一个字符需要16个时钟,那么就是要在计数8个时钟后采样到低电平。之后,8251A每隔一个数位的传输时间对RxD端采样一次,依次确定串行数据位的值。串行数据位顺序进入接收移位寄存器,通过校验并除去停止位,变成并行数据以后通过内部数据总线送入接收缓冲器,此时发出有效状态的RxRDY信号通知CPU,通知CPU8251A已经收到一个有效的数据。一个字符对应的数据可以是5~8位。如果一个字符对应的数据不到8位,8251A会在移位转换成并行数据的时候,自动把他们的高位补成0。 五、系统总体设计方案根据系统设计的要求,对系统设计的总体方案进行论证分析如下:1.获取8位开关量可使用实验台上的8255A可编程并行接口芯片,因为只要获取8位数据量,只需使用基本输入和8位数据线,所以将8255A工作在方式0,PA0-PA7接实验台上的8位开关量。2.当使用串口进行数据传送时,虽然同步通信速度远远高于异步通信,可达500kbit/s,但由于其需要有一个时钟来实现发送端和接收端之间的同步,硬件电路复杂,通常计算机之间的通信只采用异步通信。3.由于8251A本身没有时钟,需要外部提供,所以本设计中使用实验台上的8253芯片的计数器2来实现。4:显示和键盘输入均使用DOS功能调用来实现。设计思路框图,如下图所示: 六、硬件设计硬件电路主要分为8位开关量数据获取电路,串行通信数据发送电路,串行通信数据接收电路三个部分。1.8位开关量数据获取电路该电路主要是利用8255并行接口读取8位乒乓开关的数据。此次设计在获取8位开关数据量时采用8255令其工作在方式0,A口输入8位数据,CS#接实验台上CS1口,对应端口为280H-283H,PA0-PA7接8个开关。2.串行通信电路串行通信电路本设计中8253主要为8251充当频率发生器,接线如下图所示。

    标签: PC机 串口通信

    上传时间: 2013-12-19

    上传用户:小火车啦啦啦

  • 东南大学综合电子实践Quartus ii课程设计报告

    东南大学综合电子实践Quartus ii课程设计报告 包含跑马灯,数字钟和交通灯设计

    标签: Quartus 东南大学 电子 实践

    上传时间: 2013-11-10

    上传用户:小眼睛LSL