虫虫首页|资源下载|资源专辑|精品软件
登录|注册

SX

  • SX-600驻波功率计说明书

    SX-600驻波功率计说明书,详细介绍它的使用和注意事项。

    标签: 600 SX 驻波功率计 说明书

    上传时间: 2013-11-03

    上传用户:long14578

  • 基于SX单片机的嵌入式远程温度控制系统

    摘要:针对目前家庭网络发展的趋势,分析并讨论了家庭网络实现嵌入式Intemet的各种方案,提出基于SX单片机及其虚拟软件包、外接以太网控制芯片RTL8019AS的嵌入式方案.利用SX单片机虚拟红外收发物理接口模块,将该方案应用于远程温度采集和控制系统,给出了系统原理框图以及相关的应用程序设计流程.该方案经济合理,易于实现,能够加速家庭网络的应用普及.关键词:嵌入式系统;单片机;Intemet;TCP/IP协议;温度控制

    标签: SX单片机 嵌入式远程 温度控制系统

    上传时间: 2013-10-16

    上传用户:hakim

  • SX单片机实验箱电路板简介

    SX单片机实验箱电路板简介

    标签: SX单片机 实验箱 路板简介

    上传时间: 2013-11-17

    上传用户:小枫残月

  • 教你怎样使用cubase SX的视频教程

    教你怎样使用cubase SX的视频教程

    标签: cubase 视频教程

    上传时间: 2013-12-27

    上传用户:wangyi39

  • SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC

    SX-CPLD/FPGA 数字逻辑电路设计实验仪 SX-CPLD/FPGA 数字逻辑电路设计实验仪 产品介绍 1.利用CPLD/FPGA 提供的软硬件开发环境学习最新逻辑IC 设计,以取代TTL/CMOS 复杂的硬件设计。 2.可使用电路绘图法、ABEL 语言、波形图和数字硬件描述语言法(VHDL/AHDL)来开发电路。 3.CPLD/ FPGA 提供引脚可任意设定,故作测试实验时不需要做硬件连接,可节省大量连线焊接时间,快速学习软硬件的运用。 4.CPLD/ FPGA 每一I/O Pin 皆有逻辑状态监视器,以便迅速了解每一引脚状态。 5.清楚标示每一管脚的脚位,易于观察和测量。 6.使用并口在开发系统下直接下载。 7.可在线将CPLD/ FPGA 程序到FLASH ROM,实验仪可独立运行,适合大学生EDA 电子竞赛。 8.可做8051 和CPLD/ FPGA 的组合电路实验。 9.适用于WINDOWS95/98/NT/2000/XP 操作系统。 10.数万门的现场可编程芯片让设计所思即所得。

    标签: FPGA SX-CPLD CPLD 数字逻辑

    上传时间: 2016-03-14

    上传用户:671145514

  • This is a Document on how to implement DDS on SX Communication controllers by Rho Enterprises with F

    This is a Document on how to implement DDS on SX Communication controllers by Rho Enterprises with Full Hardware Diagram and Software Program.

    标签: Communication Enterprises controllers implement

    上传时间: 2017-07-13

    上传用户:jennyzai

  • WCDMA系统下行同步原理与FPGA实现.rar

    同步是移动通信领域中的关键技术,是保障通信初始和进行的必要过程,对系统的性能影响重大。纵观移动通信系统的发展史,同步技术自始至终都是人们研究的热点。 @@ WCDMA作为第三代移动通信无线接口标准之一,已经在全世界范围内得到了商用。小区搜索是WCDMA的重要物理层过程,是实现下行移动台和基站间同步的重要手段。 @@ 作为ASIC领域的一种半定制电路,现场可编程门阵列(FPGA)既解决了全定制电路不能修改的不足,又解决了原有可编程器件容量有限的问题。FPGA以其强大的现场可编程能力和开发速度优势,逐渐成为ASIC电路中设计周期最短、开发费用最低、风险最小的器件之一。 @@ 因此,研究WCDMA同步算法及其在FPGA中的实现与验证是具有理论和现实意义的。本文首先介绍了WCDMA物理层基础,接着详细讨论了WCDMA主同步、辅同步和导频同步的原理,介绍了前两步同步的改进型算法和证明,并和传统相关算法在资源和实现复杂度方面进行了比较,给出了下行同步的浮点仿真结果和分析。之后,深入讨论了下行同步的FPGA (V4-SX-35)实现方案、运算流程和模块间的接口设计。最后,介绍了下行同步的FPGA验证方法。 @@ 本文较为深入的讨论了WCDMA下行同步的算法和FPGA实现方案,给出了理论分析和仿真、实验结果。并在低复杂度和资源开销条件下,完成了FPGA的硬件设计和片上测试,达到了系统的性能指标。 @@关键词:WCDMA;同步;小区搜索;FPGA

    标签: WCDMA FPGA

    上传时间: 2013-04-24

    上传用户:wsm555

  • HSPICE 20100

    兼容win7,安装时用管理员权限安装即可。另外,2009速度进一步加快,用起来非常顺手,还有一个细节,hspice2009中,avanwave不再是默认看图工具,而改成waveview,即SX。所以如果想要用avanwave看图,需要从安装程序中调入,或者将cosmos的路径填入avanwave的路径即可关联。

    标签: HSPICE 20100

    上传时间: 2013-08-03

    上传用户:pkkkkp

  • 上下文无关文法(Context-Free Grammar, CFG)是一个4元组G=(V, T, S, P)

    上下文无关文法(Context-Free Grammar, CFG)是一个4元组G=(V, T, S, P),其中,V和T是不相交的有限集,S∈V,P是一组有限的产生式规则集,形如A→α,其中A∈V,且α∈(V∪T)*。V的元素称为非终结符,T的元素称为终结符,S是一个特殊的非终结符,称为文法开始符。 设G=(V, T, S, P)是一个CFG,则G产生的语言是所有可由G产生的字符串组成的集合,即L(G)={x∈T* | SX}。一个语言L是上下文无关语言(Context-Free Language, CFL),当且仅当存在一个CFG G,使得L=L(G)。 *⇒ 例如,设文法G:S→AB A→aA|a B→bB|b 则L(G)={a^nb^m | n,m>=1} 其中非终结符都是大写字母,开始符都是S,终结符都是小写字母。

    标签: Context-Free Grammar CFG

    上传时间: 2013-12-10

    上传用户:gaojiao1999

  • 《并联运动机床》所附光盘

    《并联运动机床》所附光盘,三杆并联运动机床,介绍了V100型立式车削中心,Urane SX型卧式加工中心,SKM 400型卧式加工中心,TMC 845型 5座标数控铣床,Pegasus 型木材加工机床.

    标签: 并联 光盘 机床

    上传时间: 2014-01-10

    上传用户:songyue1991