虫虫首页|资源下载|资源专辑|精品软件
登录|注册

8251

  • 串行接口应用实验-发送端程序 串行通信发送程序source file 8253 8255 8251 综合实验

    串行接口应用实验-发送端程序 串行通信发送程序source file 8253 8255 8251 综合实验

    标签: source file 8253 8251

    上传时间: 2014-01-12

    上传用户:皇族传媒

  • 8251串行接口应用实验-接收端程序 串行通信接收程序source file 8251 8255 8253综合实验代码

    8251串行接口应用实验-接收端程序 串行通信接收程序source file 8251 8255 8253综合实验代码

    标签: 8251 source file 8255

    上传时间: 2014-01-18

    上传用户:wfeel

  • 8251通讯实验

    51单片机外部芯片8251同步通讯实验。

    标签: 51单片机

    上传时间: 2016-02-03

    上传用户:GAIndustrial

  • 微机原理基于8086的电路仿真设计(8251等芯片)

    微机接口实验源程序,基于8086的8251.,8253,8255,8259芯片

    标签: 8086 8251 微机原理 仿真设计 电路 芯片

    上传时间: 2016-12-19

    上传用户:LJC2333

  • 低振动的滚筒洗衣机驱动系统控制研究.rar

    滚筒式洗衣机在其工作运转,尤其是其脱水甩干时的振动,一直是个突出的问题。滚筒洗衣机在运行过程中由于衣物的不平衡分布,会使滚筒受到变载荷与变方向偏心力激励的作用并引起激烈的振动,使得整机的振动不仅产生很大的噪音,而且对洗衣机机械与电器部件的寿命产生影响。因为传统机械减振方法存在通用性方面的限制,近年来随着技术的发展,从机电一体化系统的角度出发,综合运用机械、电子、电机等方面的技术,提高洗衣机的振动控制效果已成为趋势。 本文从课题要求和实际应用出发,在与日本松下公司合作的基础上,针对National NA—V82型号滚筒洗衣机,以电力电子用数字控制开发系统MyWay PE—Expert作为控制系统,构建了滚筒洗衣机驱动系统平台,并开发了一种新型的低振动的滚筒洗衣机驱动控制方法。本文的结构和主要研究内容如下: 第一章简单介绍了滚筒洗衣机的发展现状,通过对课题的背景介绍,阐述了课题的实际意义。其后详细介绍了传统的机械减振手段以及新型的通过电机控制技术实现的减振方法。通过对两者的分析比较,提出了本文的主要工作及方案。 第二章介绍了驱动系统主要硬件组成及各部分之间的连接,给出了驱动系统的详细连接图。同时给出了基于矢量控制的驱动系统基本控制方法的原理和说明。最后还介绍了振动测量设备并确定其使用方案。 第三章研究了振动产生的机理,对振动规律进行分析。提出了基于加速度传感器的偏心负载位置以及质量的实时测定方法。并通过仿真和实验分析,研究了脉动转矩对电机振动的影响。最后在此基础之上,提出了基于脉动转矩的低振动的滚筒洗衣机驱动系统控制方法:分段线性化振动抑制法以及自振动抑制法。 第四章通过实验研究,确定低振动驱动控制方法所需要的相关参数。并验证了偏心负载位置以及质量实时测定方法的精度和基于脉动转矩的低振动的滚筒洗衣机驱动系统控制方法的效果。 第五章总结了研究的主要工作,并对未来的工作方向进行了研究和讨论。

    标签: 振动 滚筒洗衣机 控制研究

    上传时间: 2013-04-24

    上传用户:q123321

  • 基于FPGA的通用异步收发器的设计.rar

    通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利用这些芯片来实现PC机和FPGA芯片之间的通信,势必会增加接口连线的复杂程度以及降低整个系统的稳定性和有效性。 本课题就是针对UART的特点以及FPGA设计具有可移植性的优势,提出了一种基于FPGA芯片的嵌入式UART设计方法,其中主要包括状态机的描述形式以及自顶向下的设计方法,利用硬件描述语言来编制UART的各个子功能模块以及顶层模块,之后将其集成到FPGA芯片的内部,这样不仅能解决传统UART芯片的缺点而且同时也使整个系统变得更加具有紧凑性以及可靠性。 本课题所设计的LIART支持标准的RS-232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用IP模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场合,因此可以达到资源利用的最大化。 在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。各项数据结果表明,本课题中所设计的UART满足预期设计目标。

    标签: FPGA 异步收发器

    上传时间: 2013-08-02

    上传用户:rocketrevenge

  • PC机之间串口通信的实现

    PC机之间串口通信的实现一、实验目的 1.熟悉微机接口实验装置的结构和使用方法。 2.掌握通信接口芯片8251和8250的功能和使用方法。 3.学会串行通信程序的编制方法。 二、实验内容与要求 1.基本要求主机接收开关量输入的数据(二进制或十六进制),从键盘上按“传输”键(可自行定义),就将该数据通过8251A传输出去。终端接收后在显示器上显示数据。具体操作说明如下:(1)出现提示信息“start with R in the board!”,通过调整乒乓开关的状态,设置8位数据;(2)在小键盘上按“R”键,系统将此时乒乓开关的状态读入计算机I中,并显示出来,同时显示经串行通讯后,计算机II接收到的数据;(3)完成后,系统提示“do you want to send another data? Y/N”,根据用户需要,在键盘按下“Y”键,则重复步骤(1),进行另一数据的通讯;在键盘按除“Y”键外的任意键,将退出本程序。2.提高要求 能够进行出错处理,例如采用奇偶校验,出错重传或者采用接收方回传和发送方确认来保证发送和接收正确。 三、设计报告要求 1.设计目的和内容 2.总体设计 3.硬件设计:原理图(接线图)及简要说明 4.软件设计框图及程序清单5.设计结果和体会(包括遇到的问题及解决的方法) 四、8251A通用串行输入/输出接口芯片由于CPU与接口之间按并行方式传输,接口与外设之间按串行方式传输,因此,在串行接口中,必须要有“接收移位寄存器”(串→并)和“发送移位寄存器”(并→串)。能够完成上述“串←→并”转换功能的电路,通常称为“通用异步收发器”(UART:Universal Asynchronous Receiver and Transmitter),典型的芯片有:Intel 8250/82518251A异步工作方式:如果8251A编程为异步方式,在需要发送字符时,必须首先设置TXEN和CTS#为有效状态,TXEN(Transmitter Enable)是允许发送信号,是命令寄存器中的一位;CTS#(Clear To Send)是由外设发来的对CPU请求发送信号的响应信号。然后就开始发送过程。在发送时,每当CPU送往发送缓冲器一个字符,发送器自动为这个字符加上1个起始位,并且按照编程要求加上奇/偶校验位以及1个、1.5个或者2个停止位。串行数据以起始位开始,接着是最低有效数据位,最高有效位的后面是奇/偶校验位,然后是停止位。按位发送的数据是以发送时钟TXC的下降沿同步的,也就是说这些数据总是在发送时钟TXC的下降沿从8251A发出。数据传输的波特率取决于编程时指定的波特率因子,为发送器时钟频率的1、1/16或1/64。当波特率指定为16时,数据传输的波特率就是发送器时钟频率的1/16。CPU通过数据总线将数据送到8251A的数据输出缓冲寄存器以后,再传输到发送缓冲器,经移位寄存器移位,将并行数据变为串行数据,从TxD端送往外部设备。在8251A接收字符时,命令寄存器的接收允许位RxE(Receiver Enable)必须为1。8251A通过检测RxD引脚上的低电平来准备接收字符,在没有字符传送时RxD端为高电平。8251A不断地检测RxD引脚,从RxD端上检测到低电平以后,便认为是串行数据的起始位,并且启动接收控制电路中的一个计数器来进行计数,计数器的频率等于接收器时钟频率。计数器是作为接收器采样定时,当计数到相当于半个数位的传输时间时再次对RxD端进行采样,如果仍为低电平,则确认该数位是一个有效的起始位。若传输一个字符需要16个时钟,那么就是要在计数8个时钟后采样到低电平。之后,8251A每隔一个数位的传输时间对RxD端采样一次,依次确定串行数据位的值。串行数据位顺序进入接收移位寄存器,通过校验并除去停止位,变成并行数据以后通过内部数据总线送入接收缓冲器,此时发出有效状态的RxRDY信号通知CPU,通知CPU8251A已经收到一个有效的数据。一个字符对应的数据可以是5~8位。如果一个字符对应的数据不到8位,8251A会在移位转换成并行数据的时候,自动把他们的高位补成0。 五、系统总体设计方案根据系统设计的要求,对系统设计的总体方案进行论证分析如下:1.获取8位开关量可使用实验台上的8255A可编程并行接口芯片,因为只要获取8位数据量,只需使用基本输入和8位数据线,所以将8255A工作在方式0,PA0-PA7接实验台上的8位开关量。2.当使用串口进行数据传送时,虽然同步通信速度远远高于异步通信,可达500kbit/s,但由于其需要有一个时钟来实现发送端和接收端之间的同步,硬件电路复杂,通常计算机之间的通信只采用异步通信。3.由于8251A本身没有时钟,需要外部提供,所以本设计中使用实验台上的8253芯片的计数器2来实现。4:显示和键盘输入均使用DOS功能调用来实现。设计思路框图,如下图所示: 六、硬件设计硬件电路主要分为8位开关量数据获取电路,串行通信数据发送电路,串行通信数据接收电路三个部分。1.8位开关量数据获取电路该电路主要是利用8255并行接口读取8位乒乓开关的数据。此次设计在获取8位开关数据量时采用8255令其工作在方式0,A口输入8位数据,CS#接实验台上CS1口,对应端口为280H-283H,PA0-PA7接8个开关。2.串行通信电路串行通信电路本设计中8253主要为8251充当频率发生器,接线如下图所示。

    标签: PC机 串口通信

    上传时间: 2013-12-19

    上传用户:小火车啦啦啦

  • 8251 VHDL代码

    a8251 可编程通讯接口 altera提供

    标签: 8251 VHDL 代码

    上传时间: 2013-11-22

    上传用户:松毓336

  • 8251 VHDL代码

    a8251 可编程通讯接口 altera提供

    标签: 8251 VHDL 代码

    上传时间: 2013-10-21

    上传用户:liu123

  • 2位微机实验指导书 华中科技大学计算机学院 武汉市豪申光电新技术有限公司 第一章 基本接口实验 2 第

    2位微机实验指导书 华中科技大学计算机学院 武汉市豪申光电新技术有限公司 第一章 基本接口实验 2 第一节 并行接口实验(8255芯片实验) 2 实验一 步进电机控制接口实验 2 第二节 定时/计数实验(8253芯片实验) 9 实验二 音乐发生器接口实验 9 第三节 串行通信接口实验(8251芯片实验) 21 实验三 RS-232标准全双工查询方式异步串行通信实验 21 第四节 A/D D/A转换器接口实验 32 实验四 查询方式A/D转换器接口实验(ADC0809) 32 实验五 D/A函数波形发生器接口实验(DAC0832) 40 第二篇 微机原理实验 44 第一章 16位汇编语言编程实验 44 实验一 系统认识实验 44 实验二 数据码制转换程序设计实验 49 实验三 求和程序设计实验 59 实验四 分支程序设计实验 68 实验五 循环程序设计实验 77 实验六 排序程序设计实验 86 实验七 子程序设计实验 95

    标签: 微机实验 大学 光电 实验

    上传时间: 2015-11-15

    上传用户:lvzhr