虫虫首页|资源下载|资源专辑|精品软件
登录|注册

0.56

  • Hyperlynx仿真应用:阻抗匹配

    Hyperlynx仿真应用:阻抗匹配.下面以一个电路设计为例,简单介绍一下PCB仿真软件在设计中的使用。下面是一个DSP硬件电路部分元件位置关系(原理图和PCB使用PROTEL99SE设计),其中DRAM作为DSP的扩展Memory(64位宽度,低8bit还经过3245接到FLASH和其它芯片),DRAM时钟频率133M。因为频率较高,设计过程中我们需要考虑DRAM的数据、地址和控制线是否需加串阻。下面,我们以数据线D0仿真为例看是否需要加串阻。模型建立首先需要在元件公司网站下载各器件IBIS模型。然后打开Hyperlynx,新建LineSim File(线路仿真—主要用于PCB前仿真验证)新建好的线路仿真文件里可以看到一些虚线勾出的传输线、芯片脚、始端串阻和上下拉终端匹配电阻等。下面,我们开始导入主芯片DSP的数据线D0脚模型。左键点芯片管脚处的标志,出现未知管脚,然后再按下图的红线所示线路选取芯片IBIS模型中的对应管脚。 3http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友点OK后退到“ASSIGN Models”界面。选管脚为“Output”类型。这样,一样管脚的配置就完成了。同样将DRAM的数据线对应管脚和3245的对应管脚IBIS模型加上(DSP输出,3245高阻,DRAM输入)。下面我们开始建立传输线模型。左键点DSP芯片脚相连的传输线,增添传输线,然后右键编辑属性。因为我们使用四层板,在表层走线,所以要选用“Microstrip”,然后点“Value”进行属性编辑。这里,我们要编辑一些PCB的属性,布线长度、宽度和层间距等,属性编辑界面如下:再将其它传输线也添加上。这就是没有加阻抗匹配的仿真模型(PCB最远直线间距1.4inch,对线长为1.7inch)。现在模型就建立好了。仿真及分析下面我们就要为各点加示波器探头了,按照下图红线所示路径为各测试点增加探头:为发现更多的信息,我们使用眼图观察。因为时钟是133M,数据单沿采样,数据翻转最高频率为66.7M,对应位宽为7.58ns。所以设置参数如下:之后按照芯片手册制作眼图模板。因为我们最关心的是接收端(DRAM)信号,所以模板也按照DRAM芯片HY57V283220手册的输入需求设计。芯片手册中要求输入高电平VIH高于2.0V,输入低电平VIL低于0.8V。DRAM芯片的一个NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信号(不长于3ns):按下边红线路径配置眼图模板:低8位数据线没有串阻可以满足设计要求,而其他的56位都是一对一,经过仿真没有串阻也能通过。于是数据线不加串阻可以满足设计要求,但有一点需注意,就是写数据时因为存在回冲,DRAM接收高电平在位中间会回冲到2V。因此会导致电平判决裕量较小,抗干扰能力差一些,如果调试过程中发现写RAM会出错,还需要改版加串阻。

    标签: Hyperlynx 仿真 阻抗匹配

    上传时间: 2013-11-05

    上传用户:dudu121

  • S51下载线制作原理文件包V2.0

    S51下载线制作原理文件包V2.0

    标签: S51 2.0 下载线

    上传时间: 2013-11-23

    上传用户:jiangshandz

  • DSP仿真器原理图(USB2.0)

    DSP仿真器原理图(USB2.0)

    标签: DSP 2.0 USB 仿真器

    上传时间: 2013-10-10

    上传用户:电子世界

  • Multisim 12.0安装及破解

    Multisim 12.0安装及破解

    标签: Multisim 12.0 破解

    上传时间: 2013-11-15

    上传用户:258彼岸

  • FinalDate 企业版 v2.0.0.1028 专用版

    企业版 v2.0.0.1028 专用版

    标签: FinalDate 1028 企业版

    上传时间: 2013-10-31

    上传用户:peterli123456

  • QUARTUS II 9.0

    QUARTUS II 9.0 安装压缩包

    标签: QUARTUS 9.0 II

    上传时间: 2013-11-18

    上传用户:unmwq

  • NIOSIIREV7.0

    NIOSIIREV7.0

    标签: NIOSIIREV 7.0

    上传时间: 2013-10-21

    上传用户:1318695663

  • Cadence PSD 15.0版本功能介绍

    随着PCB设计复杂程度的不断提高,设计工程师对 EDA工具在交互性和处理复杂层次化设计功能的要求也越来越高。Cadence Design Systems, Inc. 作为世界第一的EDA工具供应商,在这些方面一直为用户提供业界领先的解决方案。在 Concept-HDL15.0中,这些功能又得到了大度地提升。首先,Concept-HDL15.0,提供了交互式全局属性修改删除,以及全局器件替换的图形化工作界面。在这些全新的工作环境中,用户可以在图纸,设计,工程不同的级别上对器件,以及器件/线网的属性进行全局性的编辑。

    标签: Cadence 15.0 PSD 版本

    上传时间: 2013-11-12

    上传用户:ANRAN

  • Linux 0.11版 内核源码详细注释

    Linux 0.11版 内核源码详细注释,对于学习linux系统非常有帮助的.

    标签: Linux 0.11 内核 源码

    上传时间: 2015-01-07

    上传用户:lht618

  • PL/0语言词法分析器(WINDOWS图形界面,VC+API编写)学编译原理的可以参考一下(不是我自己编的)

    PL/0语言词法分析器(WINDOWS图形界面,VC+API编写)学编译原理的可以参考一下(不是我自己编的)

    标签: WINDOWS API PL VC

    上传时间: 2013-12-11

    上传用户:love_stanford