虫虫首页|资源下载|资源专辑|精品软件
登录|注册

锁相频率

  • 锁相环PLL原理与应用.rar

    锁相环PLL原理与应用教程,讲的通俗易懂

    标签: PLL 锁相环

    上传时间: 2013-07-12

    上传用户:lijinchuan

  • 高频感应加热电源锁相控制技术的研究.rar

    本文研究了高频感应加热电源的锁相控制技术。分别建立了定角与定时控制技术的MOSFET电压型谐振逆变器仿真模型,分析比较了两者的优缺点,从而得出了定角控制技术为较优的结论;通过理论分析与实验测量MOSFET损耗的方法对最优锁相角度的选取进行了探索;最后设计了以DSP为核心的定角锁相控制电路,并运用MATLAB软件进行了仿真研究以及DSP代码自动生成,验证了方案的可行性。这种控制方法可以使逆变器工作在小感性准谐振状态,降低了MOSFET损耗,具有线路简单、响应迅速、控制灵活等优点,为工程运用打下了坚实的基础。

    标签: 高频感应 加热电源 锁相

    上传时间: 2013-05-29

    上传用户:lw4463301

  • 用一片CPLD实现数字锁相环,用VHDL或V语言.rar

    用一片CPLD实现数字锁相环,用VHDL或V语言

    标签: CPLD VHDL 数字锁相环

    上传时间: 2013-05-27

    上传用户:hewenzhi

  • FPGA内嵌200MHz低噪声锁相环时钟发生器

    FPGA器件在通信、消费类电子等领域应用越来越广泛,随着FPGA规模的增大、功能的加强对时钟的要求也越来越高。在FPGA中嵌入时钟发生器对解决该问题是一个不错的选择。本论文首先,描述并分析了电荷泵锁相环时钟发生器的体系结构、组成单元及各单元的非理想特性;然后讨论并分析了电荷泵锁相环的小信号特性和瞬态特性;并给出了电荷泵锁相环器件参数的计算表达式。其次,研究了环形振荡器和锁相环的相位噪声特性。由于噪声性能是时钟发生器设计中的关键指标,本工作对此进行了较为详细的分析。相位噪声和抖动是衡量时钟信号的两个主要指标。文中从理论上推导了一阶锁相环的噪声特性,并建立了由噪声分析抖动和由抖动分析噪声的解析表达式关系,并讨论了环路低噪声设计的基本原则。在前面讨论和分析的基础上,利用Hynix0.35umCMOS工艺设计了200MHz电荷泵锁相环时钟发生器,并进行了仿真。设计中环形振荡器的延迟单元采用replica偏置结构,把延迟单元输出摆幅限定在确定范围,尾电流源采用cascode结构,增强电路对电源和衬底噪声的抑制作用。通过增加限流管,改善电荷泵中的开关的非理想特性。

    标签: FPGA 200 MHz 内嵌

    上传时间: 2013-04-24

    上传用户:变形金刚

  • 基于FPGA的全数字锁相环的设计

    随着现代集成电路技术的发展,锁相环已经成为集成电路设计中非常重要的一个部分,所以对锁相环的研究具有积极的现实意义。然而传统的锁相环大多是数模混合电路,在工艺上与系统芯片中的数字电路存在兼容问题。因此设计一...

    标签: FPGA 全数字 锁相环

    上传时间: 2013-06-08

    上传用户:mosliu

  • 基于FPGA实现的一种新型数字锁相环

    基于FPGA实现的一种新型数字锁相环

    标签: FPGA 新型数字 锁相环

    上传时间: 2013-08-07

    上传用户:2467478207

  • 应用VHDL技术设计嵌入式全数字锁相环路的方法

    介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法,详细叙述了其工作原理和设计思想,并用可编程逻辑器件FPGA实现。

    标签: VHDL 嵌入式 全数字 锁相环路

    上传时间: 2013-08-11

    上传用户:yare

  • 基于FPGA的全数字锁相环设计

    基于FPGA的全数字锁相环设计,内有设计过程和设计思想

    标签: FPGA 全数字 锁相环

    上传时间: 2013-08-13

    上传用户:fqscfqj

  • 基于FPGA设计数字锁相环

    基于FPGA设计数字锁相环,提出了一种由微分超前/滞后型检相器构成数字锁相环的Verilog-HDL建模方案

    标签: FPGA 数字锁相环

    上传时间: 2013-08-19

    上传用户:Huge_Brother

  • FPGA实现频率合成的技术,含软硬件设计

    尽管频率合成技术已经经历了大半个世纪的发展史,但直到今天,人们对\\r\\n它的研究仍然在继续。现在,我们可以开发出输出频率高达IG的DDS系统,\\r\\n武汉理工大学硕士学位论文\\r\\n已能满足绝大多数频率源的要求,集成DDS产品的信噪比也可达到75dB以上,\\r\\n已达到锁相频率合成的一般水平。电子技术的发展己进入数字时代,模拟信号\\r\\n数字化的方法也是目前一个热门研究课题,高速AD、DA器件在通信、广播电\\r\\n视等领域的应用越来越广泛。本次设计完成了软件仿真和硬件实现,对设计原

    标签: FPGA 频率合成 软硬件设计

    上传时间: 2013-08-21

    上传用户:asdkin