针对高速数字信号处理的要求,提出用FPGA 实现基- 4FFT 算法,并对其整体结构、蝶形单\\\\\\\\r\\\\\\\\n元进行了分析. 采用蝶算单元输入并行结构和同址运算,能同时提供蝶形运算所需的4 个操作\\\\\\\\r\\\\\\\\n数,具有最大的数据并行性,能提高处理速度 按照旋转因子存放规则,蝶形运算所需的3 个旋转\\\\\\\\r\\\\\\\\n因子地址相同,且寻址方式简单 输出采取与输入相似的存储器 运算单元同时采用3 个乘法的\\\\\\\\r\\\\\\\\n复数运算算法来
上传时间: 2013-08-08
上传用户:gxrui1991
fpga 配置方式\\r\\n转载的大家看看吧还可以的
上传时间: 2013-08-10
上传用户:asdfasdfd
基于ARM 微控制器配置FPGA 的实现\r\n摘 要:介绍了基于ARM 内核的ATMEL AT91FR4081 微控制器以J TAG 的ISP 方式配置XILINX\r\nXC2S150PQ208 FPGA 的实现过程。这是一种灵活和经济的FPGA 的配置方法。介绍了ISP 和J TAG 的原\r\n理、系统实现的流程、硬件电路设计、J TAG 驱动算法的实现和配置时间的测试结果。
标签: XILINXFPGA ATMEL 4081 JTAG
上传时间: 2013-08-15
上传用户:gououo
FPGA实验:用于检测输入的二进制系列,连续输入4个0或1,输出1,否则输出0。用按键模拟开关输入
上传时间: 2013-08-15
上传用户:qwer0574
Altera FPGA与CPLD的外部处理器连接方式及编程。
上传时间: 2013-08-24
上传用户:1159797854
单片机用总线方式与CPLD系统进行通信。
上传时间: 2013-08-25
上传用户:风行天下
单片机与cpld总线方式通信,通过单片机io口模拟总线
上传时间: 2013-09-01
上传用户:epson850
在无线传送领域,基于FPGA 的DDS 实现的几种方式
上传时间: 2013-09-01
上传用户:ttpay
基于计算机总线方式的,利用CPLD进行加密,具参考价值
上传时间: 2013-09-01
上传用户:dgann
本人编写的FPGA光电编码器输入模块,没有实验,但仿真基本实现,希望有参考价值.
上传时间: 2013-09-03
上传用户:s363994250