虫虫首页|资源下载|资源专辑|精品软件
登录|注册

秦始皇

  • 惯性仪器测试与数据分析 [严恭敏,李四海,秦永元编] 2012.275P.78.1M.part2

    惯性仪器测试与数据分析 [严恭敏,李四海,秦永元编]国防工业出版社.2012.275P.78.1M.part2(共2部分)

    标签: 惯性仪器

    上传时间: 2022-07-08

    上传用户:jimmy950583

  • 惯性导航_秦永元

    惯性导航 秦永元 评分: 惯性导航入门书籍,基本开始都是看这本书的,公式推导容易理解

    标签: 惯性导航

    上传时间: 2022-07-12

    上传用户:wwa875

  • 卡尔曼滤波与组合导航原理 第2版 秦永元等 西北工业大学出版社 2011 392P 13.6M

    卡尔曼滤波与组合导航原理 第2版 秦永元等 西北工业大学出版社 2011 392P 13.6M

    标签: 卡尔曼滤波

    上传时间: 2022-07-12

    上传用户:joshau007

  • 惯性导航(秦永元版)

    惯性导航(秦永元版)详细介绍了惯性导航的相关技术,对学习惯性导航具有极大的帮助。

    标签: 惯性导航

    上传时间: 2022-07-25

    上传用户:trh505

  • 诺基亚新机皇N97清晰原理图下载.rar

    NOKIA新机N97完整原理图及相关说明介绍

    标签: N97 诺基亚 新机

    上传时间: 2013-04-24

    上传用户:ezgame

  • LED电源驱动器測試解決方案

    發光二極體(Light Emitting Diode, LED)為半導體發光之固態光源。它成為具省電、輕巧、壽命長、環保(不含汞)等優點之新世代照明光源。目前LED已開始應用於液晶顯示

    标签: LED 电源 方案 驱动器

    上传时间: 2013-04-24

    上传用户:王庆才

  • N97.rar

    这是诺基亚新机皇N97清晰原理图,我个人感觉很好,要是兴趣的朋友,可以研究一下。

    标签: 97

    上传时间: 2013-06-07

    上传用户:lty6899826

  • Hyperlynx仿真应用:阻抗匹配

    Hyperlynx仿真应用:阻抗匹配.下面以一个电路设计为例,简单介绍一下PCB仿真软件在设计中的使用。下面是一个DSP硬件电路部分元件位置关系(原理图和PCB使用PROTEL99SE设计),其中DRAM作为DSP的扩展Memory(64位宽度,低8bit还经过3245接到FLASH和其它芯片),DRAM时钟频率133M。因为频率较高,设计过程中我们需要考虑DRAM的数据、地址和控制线是否需加串阻。下面,我们以数据线D0仿真为例看是否需要加串阻。模型建立首先需要在元件公司网站下载各器件IBIS模型。然后打开Hyperlynx,新建LineSim File(线路仿真—主要用于PCB前仿真验证)新建好的线路仿真文件里可以看到一些虚线勾出的传输线、芯片脚、始端串阻和上下拉终端匹配电阻等。下面,我们开始导入主芯片DSP的数据线D0脚模型。左键点芯片管脚处的标志,出现未知管脚,然后再按下图的红线所示线路选取芯片IBIS模型中的对应管脚。 3http://bbs.elecfans.com/ 电子技术论坛 http://www.elecfans.com 电子发烧友点OK后退到“ASSIGN Models”界面。选管脚为“Output”类型。这样,一样管脚的配置就完成了。同样将DRAM的数据线对应管脚和3245的对应管脚IBIS模型加上(DSP输出,3245高阻,DRAM输入)。下面我们开始建立传输线模型。左键点DSP芯片脚相连的传输线,增添传输线,然后右键编辑属性。因为我们使用四层板,在表层走线,所以要选用“Microstrip”,然后点“Value”进行属性编辑。这里,我们要编辑一些PCB的属性,布线长度、宽度和层间距等,属性编辑界面如下:再将其它传输线也添加上。这就是没有加阻抗匹配的仿真模型(PCB最远直线间距1.4inch,对线长为1.7inch)。现在模型就建立好了。仿真及分析下面我们就要为各点加示波器探头了,按照下图红线所示路径为各测试点增加探头:为发现更多的信息,我们使用眼图观察。因为时钟是133M,数据单沿采样,数据翻转最高频率为66.7M,对应位宽为7.58ns。所以设置参数如下:之后按照芯片手册制作眼图模板。因为我们最关心的是接收端(DRAM)信号,所以模板也按照DRAM芯片HY57V283220手册的输入需求设计。芯片手册中要求输入高电平VIH高于2.0V,输入低电平VIL低于0.8V。DRAM芯片的一个NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信号(不长于3ns):按下边红线路径配置眼图模板:低8位数据线没有串阻可以满足设计要求,而其他的56位都是一对一,经过仿真没有串阻也能通过。于是数据线不加串阻可以满足设计要求,但有一点需注意,就是写数据时因为存在回冲,DRAM接收高电平在位中间会回冲到2V。因此会导致电平判决裕量较小,抗干扰能力差一些,如果调试过程中发现写RAM会出错,还需要改版加串阻。

    标签: Hyperlynx 仿真 阻抗匹配

    上传时间: 2013-11-05

    上传用户:dudu121

  • 级联Blumlein型脉冲网络电感设计

    为了利用级联Blumlein型脉冲形成网络在高阻抗负载产生理想的高压平顶脉冲输出,开展了构成该脉冲功率源关键单元的始端电感和终端电感设计。从充电电压一致性,输出脉冲不发生严重畸变,高的电压叠加效率,可接受的负载预脉冲幅值出发,确定了始端电感和终端电感值的计算方法,利用锰锌铁氧体磁芯的饱和特性设计电感,通过实验开展锰锌铁氧体磁芯参数测试。研究表明锰锌铁氧体饱和和剩余磁感应强度之和约为1.75,饱和磁导率约3.3,非饱和磁导率约1 462,饱和电感值为7.3 mH,非饱和电感值3.2 mH。

    标签: Blumlein 级联 电感设计 脉冲

    上传时间: 2013-10-09

    上传用户:lyson

  • 基于MSP430G2211实现的多路电源开关控制器(秦臻)

    430单片机应用

    标签: G2211 2211 430G MSP

    上传时间: 2013-11-05

    上传用户:kang1923