虫虫首页|资源下载|资源专辑|精品软件
登录|注册

片上总线

  • 尽量朝“单片”方向设计硬件系统。系统器件越多

    尽量朝“单片”方向设计硬件系统。系统器件越多,器件之间相互干扰也越强,功耗也增大,也不可避免地降低了系统的稳定性。随着单片机片内集成的功能越来越强,真正的片上系统SoC已经可以实现,如ST公司新近推出的μPSD32××系列产品在一块芯片上集成了80C32核、大容量FLASH存储器、SRAM、A/D、I/O、两个串口、看门狗、上电复位电路等等。

    标签: 方向 器件 硬件系统

    上传时间: 2014-12-04

    上传用户:asasasas

  • 用C51实现的拼音输入法,这是改写的网友 embuffalo、独步上载在www.21ic.com自由发布区的由张凯原作的51上的拼音输入法程序。 原作使用了一个二维数组用以查表

    用C51实现的拼音输入法,这是改写的网友 embuffalo、独步上载在www.21ic.com自由发布区的由张凯原作的51上的拼音输入法程序。 原作使用了一个二维数组用以查表,我认为这样比较的浪费空间,而且每个字表的索引地址要手工输入,效率不高。所以我用结构体将其改写了一下。就是大家现在看到的这个。 因为代码比较的大,共有6,000多汉字,这样就得要12,000 byte来存放GB内码,所以也是没办法的 :-( 编译结果约为3000h,因为大部分是索引表,代码优化几乎无效。 在Keil C里仿真芯片选用的是华邦的W77E58,它有32k ROM, 256B on-chip RAM, 1K on-chip SRAM (用DPTR1指针寻址,相当于有1K的片上xdata)。条件有限,没有上片试验,仿真而已。 打算将其移植到AVR上,但CodeAVRC与IAR EC++在结构体、指针的定义使用上似乎与C51不太一样,现在还未搞定。还希望在这方面有经验的网友能给予指导。

    标签: embuffalo C51 com www

    上传时间: 2014-01-26

    上传用户:semi1981

  • 2006altera大赛-基于软核Nios的宽谱正弦信号发生器设计:摘要:本设计运用了基于 Nios II 嵌入式处理器的 SOPC 技术。系统以 ALTERA公司的 Cyclone 系列 FPGA

    2006altera大赛-基于软核Nios的宽谱正弦信号发生器设计:摘要:本设计运用了基于 Nios II 嵌入式处理器的 SOPC 技术。系统以 ALTERA公司的 Cyclone 系列 FPGA 为数字平台,将微处理器、总线、数字频率合成器、存储器和 I/O 接口等硬件设备集中在一片 FPGA 上,利用直接数字频率合成技术、数字调制技术实现所要求波形的产生,用 FPGA 中的 ROM 储存 DDS 所需的波形表,充分利用片上资源,提高了系统的精确度、稳定性和抗干扰性能。使用新的数字信号处理(DSP)技术,通过在 Nios 中软件编程解决 不同的调制方式的实现和选择。系统频率实现 1Hz~20MHz 可调,步进达到了1Hz;完成了调幅、调频、二进制 PSK、二进制 ASK、二进制 FSK 调制和扫频输出的功能。

    标签: Nios Cyclone altera ALTERA

    上传时间: 2015-09-01

    上传用户:coeus

  • 硬盘FAT文件系统原理的详细分析 硬盘由很多盘片(platter)组成

    硬盘FAT文件系统原理的详细分析 硬盘由很多盘片(platter)组成,每个盘片的每个面都有一个读写磁头。如果有N个盘片。 就有2N个面,对应2N个磁头(Heads),从0、1、2开始编号。每个盘片被划分成若干个同心圆磁道(逻辑上的,是不可见的。)每个盘片的划分规则通常是一样的。这样每个盘片的半径均为固定值R的同心圆再逻辑上形成了一个以电机主轴为轴的柱面(Cylinders),从外至里编号为0、1、2⋯ ⋯ 每个盘片上的每个磁道又被划分为几十个扇区(Sector),通常的容量是512byte,并按照一定规则编号为1、2、3⋯ ⋯ 形成Cylinders×Heads×Sector个扇区。这三个参数即是硬盘的物理参数。我们下面的很多实践需要深刻理解这三个参数的意义。

    标签: platter FAT 硬盘 文件系统

    上传时间: 2013-12-04

    上传用户:集美慧

  • 本文研究了SMBus 规范

    本文研究了SMBus 规范,介绍了典型的基于片上系统(SoC)设计的知识产权核(IP)实现,采用自顶向下 (Top-down)的集成电路设计方法完成了设计,并架构了基于总线功能模型(BFM)的验证平台 完成功能仿真,顺利完成了逻辑综合和时序仿真。FPGA 验证和投片后测试均表明设计具有 良好的性能。

    标签: SMBus

    上传时间: 2013-11-28

    上传用户:xuanchangri

  • 嵌入式系统的硬/软件协同设计研究(复旦博士论文) 需CAJ软件查看 嵌入式计算机系统是用于完成特定功能的计算机系统

    嵌入式系统的硬/软件协同设计研究(复旦博士论文) 需CAJ软件查看 嵌入式计算机系统是用于完成特定功能的计算机系统,例如,激光打印机、移动电话、微波炉、汽车的防抱死控制器等,它一般是由微处理器、ASIC、总线、存储器等组成。随着微电子技术中的深亚微米技术的发展,嵌入式系统可以被集成到一块芯片上,形成片上系统“SOC”。如果说靠手工可以满足一些简单的,低性能的嵌入式系统的设计的话,那么,对于复杂的、高性能的嵌入式系统,手工设计将会非常困难。解决这个问题的有效方法是采用嵌入式系统的设计自动化技术。 嵌入式系统的设计自动化技术可以缩短系统的开发周期,降低开发费用,提高设计质量,使产品具有更强的市场竞争力。因此,它已经成为当前EDA领域的热点研究问题。目前,国内外许多大学、公司都有项目组在从事这项技术的研究工作。本文研究了嵌入式系统自动化设计技术中的一些问题,主要进行了以下4个方面的工作: 1.介绍和分析了具有代表性的嵌入式系统设计自动化系统,如Cool、Cosyma、SpecSyn、Chinook、Polis和Corsair等。提出了一个基于UML系统描述的,SystemC模拟验证的,利用CoCentric SystemC Complier进行硬

    标签: CAJ 软件 嵌入式系统 协同设计

    上传时间: 2014-11-09

    上传用户:缥缈

  • 关于Cache一致性的研究进展

    集成电路设计以及制造业的不断发展,使得在单个芯片上集成多个处理器内核成为了可能。近年来多核处理器的发展过程中,多个内核对共享数据的访问一直存在数据冲突问题,也就是缓存(Cache)出现不一致情况。Cache 一致性协议就是为了解决这种不一致现象,使得内核可以实时访问到正确的数据。      本文在简单介绍Cache一致性之后,总结了三种改进的Cache一致性协议。第一种介绍了一致性协议与片上互联协议相协同的设计将多核架构与片上互联方式相结合,最终实现低延迟、高带宽、可扩展等特性。第二种提出了基于分层架构的混合一致性协议,将两种传统一致性协议进行了有效地结合。在第一层共享总线架构结构上采用总线监听一致性协议,第二层互联网络架构的结构上采用基于目录的一致性协议。该协议即解决了共享总线架构的总线带宽问题,又解决了基于目录的一致性协议中目录所占存储空间过大的问题,表现出了优良的性能。第三种是基于 Token 的动态可重构 Cache一致性协议,通过相关结果表明基于 Token 的动态可重构 Cache 一致性协议将能够有效的应用到众核处理器结构中。

    标签: Cache

    上传时间: 2016-11-28

    上传用户:Nicole_K

  • ARM M0实验报告

    用 verilog HDL 语言搭建一个以 ARM Cortex-M0 为处理器核的嵌入式SOC系统,系统包含以下几个部分:  (1)ARM Cortex-M0核  (2)AHB总线译码器  (3)AHB总线从设备多路复用器  (4)片上存储器外设  (5)LED外设  (6)七段数码管  (7)定时器  (8)UART 

    标签: ARM 实验报告

    上传时间: 2020-03-21

    上传用户:wssss

  • PCF8591 8位A/D和D/A转换中文资料

    PCF8591 8位A/D和D/A转换1、特性:单电源供电。工作电压: 2.5 V ~ 6V。待机电流低。I2C 总线串行输入/输出。通过3 个硬件地址引脚编址。采样速率取决于I2C 总线速度。4个模拟输入可编程为单端或差分输入。自动增量通道选择。模拟电压范围: VSS~VDD。片上跟踪与保持电路。8 位逐次逼近式A/D 转换。带一个模拟输出的乘法DAC。2、应用:闭环控制系统。用于远程数据采集的低功耗转换器。电池供电设备。在汽车、音响和TV 应用方面的模拟数据采集。3、概述:PCF8591 是单片、单电源低功耗8 位CMOS 数据采集器件, 具有4 个模拟输入、一个输出和一个串行I2C 总线接口。3 个地址引脚A0、A1 和A2 用于编程硬件地址,允许将最多8 个器件连接至I2C总线而不需要额外硬件。器件的地址、控制和数据通过两线双向I2C 总线传输。器件功能包括多路复用模拟输入、片上跟踪和保持功能、8 位模数转换和8 位数模拟转换。最大转换速率取决于I2C 总线的最高速率。I2C 总线系统中的每一片PCF8591 通过发送有效地址到该器件来激活。该地址包括固定部分和可编程部分。可编程部分必须根据地址引脚A0、A1 和A2 来设置。在I2C 总线协议中地址必须是起始条件后作为第一个字节发送。地址字节的最后一位是用于设置以后数据传输方向的读/写位。(见图4、16、17)

    标签: pfc8591 A/D转换 D/A转换

    上传时间: 2022-06-17

    上传用户:qdxqdxqdxqdx

  • 基于CCD的微型光谱仪设计与研究

    本文提出了一种基于CCD的微型光谱仪的系统设计方案。该方案选用CCD为光谱测量的探测器,光学系统采用折叠Czerny-Turner结构设计,大大减少了光学系统的体积;在探测系统方面,以现场可编程逻辑门阵列(FPGA)EPW7032设计了CCD驱动和信号采集系统。在FPGA上采用了片上可编程(SOPC)技术,集成了NiosII软核UART、CPU等功能模块,整个系统只用一片FPCA资源开发了CCD驱动电路、A/D采样控制电路、USB驱动电路等模块,使整个光谱仪系统的实现了单芯片控制。完成了基于USB的微型光谱仪和PC机的通讯,并使用Labview开发了光谱采集和处理软件,实现对光谱仪的光谱数据处理、光谱谱线绘制、波长定标相关功能。最后,对本文的系统进行了相关实验,实验表明:按照该方案设计的微型光谱仪能同时对多个波长进行测量,整个光谱仪的体积重量达到了设计所要求的微型化、小型化。为了使CCD探测系统能检测到较宽的光谱范围,选择3694个像素的线阵CCD作为探测器件。采用CD专用A/D转换芯片M始X1101对CCD输出信号进行相关及模数转换处理,转换后的数字信号暂时储存在FPGA中,经处理后通过USB总线传送到上位机,由应用软件完成光谱数据进一步的分析、处理和显示。FPGA作为整个系统的核心,完成了CCD驱动时序、MAX1101采样时序和FT245BM(USB)芯片脉冲控制时序。

    标签: ccd 微型光谱仪

    上传时间: 2022-06-23

    上传用户:zhengtiantong