虫虫首页|资源下载|资源专辑|精品软件
登录|注册

熔接

  • 制药双升降板对接技改方案

    以某药厂实例为基础的简化制药双升降板对接技改方案

    标签: 对接 方案

    上传时间: 2014-12-29

    上传用户:tianjinfan

  • 基于TI+TMS320+DSP的软件动态链接技术

      介绍了软件动态链接技术的概念和特点,提出了基于TI TMS320系列DSP的软件动态链接技术。该技术解决了可重配置的DSP系统中关于软件二进制目标代码的动态加载和卸载的问题。采用该技术的软件重配置方案已成功运用于某多功能通信系统,为基于其他系列DSP的可重构数字处理系统提供了一定的参考,在无人值守设备、多功能信号处理设备方面具有一定的应用价值。

    标签: 320 DSP TMS TI

    上传时间: 2013-10-14

    上传用户:lanwei

  • 单片机外接EEPROM的代码实现

    单片机外接EEPROM的代码实现

    标签: EEPROM 单片机 代码

    上传时间: 2013-11-11

    上传用户:gokk

  • 电连接器端子压接工具系列介绍

    电连接器中圆形端子(插针,插孔)与导线的专用压接工具(非焊压接)

    标签: 电连接器 端子

    上传时间: 2013-10-20

    上传用户:qq21508895

  • 电连接器端子压接工具系列介绍

    电连接器中圆形端子(插针,插孔)与导线的专用压接工具(非焊压接)

    标签: 电连接器 端子

    上传时间: 2014-12-31

    上传用户:奔跑的雪糕

  • 各种接插件封装

    常用的和不常用的各种接插件的封装尺寸资料,可作PCB参考。【奇文共欣赏】

    标签: 接插件封装

    上传时间: 2013-10-08

    上传用户:9牛10

  • 书上永远学不到的接插件知识(附电路图详解)

    书上永远学不到的接插件知识(附电路图详解)

    标签: 插件 电路图

    上传时间: 2013-12-19

    上传用户:lliuhhui

  • 通用阵列逻辑GAL实现基本门电路的设计

    通用阵列逻辑GAL实现基本门电路的设计 一、实验目的 1.了解GAL22V10的结构及其应用; 2.掌握GAL器件的设计原则和一般格式; 3.学会使用VHDL语言进行可编程逻辑器件的逻辑设计; 4.掌握通用阵列逻辑GAL的编程、下载、验证功能的全部过程。 二、实验原理 1. 通用阵列逻辑GAL22V10 通用阵列逻辑GAL是由可编程的与阵列、固定(不可编程)的或阵列和输出逻辑宏单元(OLMC)三部分构成。GAL芯片必须借助GAL的开发软件和硬件,对其编程写入后,才能使GAL芯片具有预期的逻辑功能。GAL22V10有10个I/O口、12个输入口、10个寄存器单元,最高频率为超过100MHz。 ispGAL22V10器件就是把流行的GAL22V10与ISP技术结合起来,在功能和结构上与GAL22V10完全相同,并沿用了GAL22V10器件的标准28脚PLCC封装。ispGAl22V10的传输时延低于7.5ns,系统速度高达100MHz以上,因而非常适用于高速图形处理和高速总线管理。由于它每个输出单元平均能够容纳12个乘积项,最多的单元可达16个乘积项,因而更为适用大型状态机、状态控制及数据处理、通讯工程、测量仪器等领域。ispGAL22V10的功能框图及引脚图分别见图1-1和1-2所示。 另外,采用ispGAL22V10来实现诸如地址译码器之类的基本逻辑功能是非常容易的。为实现在系统编程,每片ispGAL22V10需要有四个在系统编程引脚,它们是串行数据输入(SDI),方式选择(MODE)、串行输出(SDO)和串行时钟(SCLK)。这四个ISP控制信号巧妙地利用28脚PLCC封装GAL22V10的四个空脚,从而使得两种器件的引脚相互兼容。在系统编程电源为+5V,无需外接编程高压。每片ispGAL22V10可以保证一万次在系统编程。 ispGAL22V10的内部结构图如图1-3所示。 2.编译、下载源文件 用VHDL语言编写的源程序,是不能直接对芯片编程下载的,必须经过计算机软件对其进行编译,综合等最终形成PLD器件的熔断丝文件(通常叫做JEDEC文件,简称为JED文件)。通过相应的软件及编程电缆再将JED数据文件写入到GAL芯片,这样GAL芯片就具有用户所需要的逻辑功能。  3.工具软件ispLEVER简介 ispLEVER 是Lattice 公司新推出的一套EDA软件。设计输入可采用原理图、硬件描述语言、混合输入三种方式。能对所设计的数字电子系统进行功能仿真和时序仿真。编译器是此软件的核心,能进行逻辑优化,将逻辑映射到器件中去,自动完成布局与布线并生成编程所需要的熔丝图文件。软件中的Constraints Editor工具允许经由一个图形用户接口选择I/O设置和引脚分配。软件包含Synolicity公司的“Synplify”综合工具和Lattice的ispVM器件编程工具,ispLEVER软件提供给开发者一个简单而有力的工具。

    标签: GAL 阵列 逻辑 门电路

    上传时间: 2013-11-16

    上传用户:看到了没有

  • FLASH短接图(解决U盘

    FLASH短接图

    标签: FLASH U盘

    上传时间: 2013-10-11

    上传用户:shus521

  • Netscape公司提供的安全套接字层

    Netscape公司提供的安全套接字层

    标签: Netscape 套接

    上传时间: 2013-12-06

    上传用户:R50974